|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
比如MTK6223的CPU,在CPU内部需要走3MIL的,所以把CPU的走线线宽和间距都设成了3MIL) x0 P* L: R- P
但在实际走线时,却发现还是Default的4MIL规则,会是什么原因( a! ^2 g: D9 ]6 K8 ?
: ], n- i9 C& c7 k
还有,元件规则具体意思不是很清楚,是不是有三种理解,哪种对呢?$ L. G/ G: M. p
1、该元件所有引脚的网络适用;4 t0 f, w; u9 J6 D/ s4 e! J9 s- C
2、该元件丝印范围内区域适用;
y7 O, K$ p: {1 [0 H, _3、从该元件引脚向外拉线时适用。# S( D! T( q; ]7 {0 }0 w2 }
1 m3 I3 |! u/ M# J/ B" e- Y, C
如果该规则没有失效,而且不是(2)的理解,是不是先拉3MIL的线,从CPU扇出以后要用无模命令把线宽改为4MIL/ ^% @+ o( ]# j1 W; C
这好像比较麻烦的,印象中PROTEL好像有区域规则的 |
|