找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5341|回复: 33
打印 上一主题 下一主题

什么样的器件下面需要设置隔离区或挖空呢?

[复制链接]

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
跳转到指定楼层
#
发表于 2008-3-11 18:48 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题所示,好像变压器下面是挖空的? 还有其他什么类型的器件要值得注意的呢??( K5 H' _( o! S3 e3 p- L
   请高手讲解下,谢谢!! 

评分

参与人数 1贡献 +2 收起 理由
infotech + 2 鼓励一下!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
33#
发表于 2008-10-9 14:02 | 只看该作者
原帖由 baby 于 2008-10-7 20:26 发表 8 D; q1 w% r& n( D' n
如果是四层板,第二层是GND ,那大家说的是把哪一层的挖空.用pads这个怎么做的?

% e+ l+ l( z( h1 Q我也是疑问啊 没人解答哦

40

主题

204

帖子

1516

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1516
32#
发表于 2008-10-7 23:06 | 只看该作者
我画了两个板的RJ45的下面都挖空了 为什么  不解 高手解释,

39

主题

270

帖子

6707

积分

五级会员(50)

Rank: 5

积分
6707
31#
发表于 2008-10-7 20:26 | 只看该作者
如果是四层板,第二层是GND ,那大家说的是把哪一层的挖空.用pads这个怎么做的?

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
30#
发表于 2008-10-5 16:28 | 只看该作者
原帖由 wjdai 于 2008-9-28 15:18 发表
0 {# O  W0 i2 X) a答复27楼的。8 `- E. }" y7 v8 b# O0 x7 e) W
确实有这样处理的。通常芯片的焊盘比走线要宽,这样会出现一个阻抗不连续点。将下方挖空,是为了增加其参考层的距离,抵消由于焊盘变宽造成的阻抗下降。通常器件焊盘下方掏空,应该也只是其对应的参考 ...
没明白是什么意思?偶比较弱啦

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
29#
发表于 2008-9-30 15:56 | 只看该作者
说参考平面挖空是什么意思啊?" N8 M9 `' a( j3 E6 `
如果是四层板,第二层是GND ,那大家说的是把哪一层的挖空呢 ?不解中……

43

主题

139

帖子

1384

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1384
28#
发表于 2008-9-29 15:11 | 只看该作者
RJ45下挖空起什么作用,抗干扰?' }9 c% G, F8 y5 x1 Y6 ]1 i: K
还有网口的变压器是1:1的,电平是一样的吗?这个变压器为什么能起到隔离干扰的作用

5

主题

14

帖子

-1万

积分

未知游客(0)

积分
-11996
27#
发表于 2008-9-28 15:18 | 只看该作者
答复27楼的。
5 q5 {" b# j. o5 e$ j7 ]9 n# A9 w确实有这样处理的。通常芯片的焊盘比走线要宽,这样会出现一个阻抗不连续点。将下方挖空,是为了增加其参考层的距离,抵消由于焊盘变宽造成的阻抗下降。通常器件焊盘下方掏空,应该也只是其对应的参考层挖空。

39

主题

122

帖子

-1万

积分

未知游客(0)

积分
-11875
26#
发表于 2008-8-5 08:38 | 只看该作者

不错的问题,希望大侠们多多发表见解。多谢!!

不错的问题,希望大侠们多多发表见解。多谢!!

0

主题

5

帖子

-8953

积分

未知游客(0)

积分
-8953
25#
发表于 2008-8-4 21:27 | 只看该作者
为了减少信号与参考面的寄生电容,会在信号出PIN的地方将参考层挖空。即增加ANTIPAD
( G" M0 r7 e6 f! f5 x, ~, k" L8 D1 }2 O

, [% _# ?# N* G有谁是做SERVER的,交流一下阿
" U' L! \' ?( i; X1 f$ N! P6 KDDR3

69

主题

288

帖子

2895

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2895
24#
发表于 2008-6-28 09:36 | 只看该作者
原帖由 frankyon 于 2008-6-23 13:09 发表
+ e1 h" S* B3 B+ G而且内部线路到地至少2mm  防止高压6 W! J; b9 ^, _$ R/ h
高频头下也挖空 !
( [. l; ~+ a% c& q4 k" W0 ]

' z, z6 H, c9 f& j1 V高频头,我看到好多的参考设计, THOMSON, LG , SHARP, NXP 的TUNER 都没有挖空啊, 你们挖空是不是节省PCB 面积, 节省成本啊, 好多的厂家这样做, 呵呵.

43

主题

421

帖子

1770

积分

EDA365版主(50)

Rank: 5

积分
1770
23#
发表于 2008-6-23 13:09 | 只看该作者

RJ45下我们也挖空

而且内部线路到地至少2mm  防止高压5 @4 V. A- A5 c" t
高频头下也挖空 !

69

主题

288

帖子

2895

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2895
22#
发表于 2008-6-20 22:42 | 只看该作者
原帖由 xhymsg 于 2008-3-27 14:17 发表 - c4 L7 L- U7 l& L6 t
, o7 l1 ^3 p) q8 Y
是吗?我们不挖

4 E8 V& O- Z! `7 U( J/ ?( }: S
我看到好多参考板也没有挖,

6

主题

60

帖子

336

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
336
21#
发表于 2008-6-5 12:56 | 只看该作者
隔离区一般是为了分开高低压区:如网口,电话口

4

主题

53

帖子

254

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
254
20#
发表于 2008-5-8 20:26 | 只看该作者
强电,一般几乎是直流,防爬电居多;# Z1 H# p* ~- P$ u" ]
射频,隔离,或为形成一个需要的地环路。

0

主题

11

帖子

-1万

积分

未知游客(0)

积分
-12193
19#
发表于 2008-5-7 13:33 | 只看该作者
晶振下面,我是故意敷地,且焊接的时候,通过电阻引脚把晶振的外壳与地连接.增强其抗干扰.

评分

参与人数 1贡献 +4 收起 理由
infotech + 4 感谢分享

查看全部评分

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 15:24 , Processed in 0.070097 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表