EDA365电子工程师网

标题: 电容是放在晶振前面好还是后面好? [打印本页]

作者: may    时间: 2008-2-28 11:00
标题: 电容是放在晶振前面好还是后面好?
提个比较虾米的总题+ V5 e; R8 q) V3 P2 R) R$ B& A
3 k8 N) {0 T* U
比如说,在CLOCK芯片上都会有晶振,
3 H! ~+ I+ r8 C8 B* k8 W一般的做法都是从芯片出来先接电容,再接晶振,9 }; ]8 F  u  i; e/ B5 t
但是看INTEL的工板上是先接晶振,再后接电容,
$ ~0 c7 D& p0 B5 u4 L6 e/ O% v这个究竟有没有差别,
1 D8 x& e, z$ ~5 U# }怎样做是比较好的?
作者: YYY    时间: 2008-2-28 11:06
一般的做法都是从晶振出来先接电容,再接芯片
作者: soul24k    时间: 2008-2-28 12:42
关于这个我觉得不是很关键,只要是把它们作为一个整体来布局就OK!. i6 ^/ ?2 Q5 }" D3 h1 I
丙就是让它们尽量的靠近
作者: may    时间: 2008-2-28 14:01
是的,从刚开始学LAYOUT的时候就是学的电容放在晶振和芯片中间,
# I' F  B" o6 T. K6 W) i& z4 g% e" c9 A+ S但是看到INTEL又是这样做,9 P3 }. w7 ]+ p. F3 w) ]! |8 b
有点儿莫邻两可8 N' ]% d2 ?! j$ X  O- d
所以想确定一下。
作者: wing    时间: 2008-2-28 14:43
电容是给晶振滤波的,所以应该靠近晶振的管脚放.8 A6 y# Z7 L+ o/ G* |
如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.
作者: Allen    时间: 2008-2-28 14:57
提示: 作者被禁止或删除 内容自动屏蔽
作者: may    时间: 2008-2-28 15:03
SORRY,是信号啊,  |0 D/ x' k8 v% N5 d$ N4 p
就像CLOCK芯片上面的那个,也叫CRYSTAL
作者: pcb007    时间: 2008-3-9 00:03
如果不是有特殊考虑的话,不需要这个电容。
作者: infotech    时间: 2008-3-9 20:12
这个关系不太大,主要是晶振和电容之间要紧凑!
作者: snowwolfe    时间: 2008-3-27 15:57
原帖由 wing 于 2008-2-28 14:43 发表 8 ~" X# U" R% Z5 K6 t
电容是给晶振滤波的,所以应该靠近晶振的管脚放.
* l& |6 m6 S/ @8 k' ~4 n如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.

4 n; @- d; x% C8 `* P6 K) l; i1 D: q% y$ [4 W8 q; c7 K* b
有道理!学习中
作者: hustyangjun    时间: 2008-3-28 10:31
提示: 作者被禁止或删除 内容自动屏蔽
作者: xhymsg    时间: 2008-3-28 11:07
原帖由 wing 于 2008-2-28 14:43 发表 ) p) r6 j% n" y! \* C
电容是给晶振滤波的,所以应该靠近晶振的管脚放.
! r7 I, o- I! o  n9 X如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.

& v" w' p/ x  `. I  W滤波的是OSC,为有源晶振,LZ所得应该是CRYSTAL中的负载电容。
作者: xiáò虫    时间: 2008-3-31 15:04
大姐~你看的哪个板是先接晶振再接电容的啊,发俺瞅瞅...我是一直电容在晶振跟芯片之间的...
作者: linstaryu    时间: 2008-4-1 17:17
提示: 作者被禁止或删除 内容自动屏蔽
作者: zihe    时间: 2008-4-9 15:37
我一般是这么接的,不知道对不对.电容放在晶振的后面file:///C:/DOCUME%7E1/BLUEWA%7E1/LOCALS%7E1/Temp/moz-screenshot.jpg

晶振.jpg (597.24 KB, 下载次数: 36)

PCB里的截图

PCB里的截图

作者: WS99    时间: 2008-4-17 00:01
学习了,PCB真是一门精细的工作
作者: libsuo    时间: 2008-4-17 08:52
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。
/ r. i  f/ s( t" i- ?既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。' n! V/ ^; L: @1 [
个人观点认为震荡过程的信号从晶体出去比较好。为什么呢?电容在这里起负载作用,那么起振后的振荡电路总的来说在晶体处的信号是最原始的震荡信号,从这里连接到CPU管脚的距离最短,信号受其他因素影响的几率最小,电路工作更稳定。% g. ~; _3 L; a
一家之言,不足为据。大家继续讨论。
作者: hot    时间: 2008-5-15 17:18
学习中!个人觉得LS说的很有道理!多谢!
作者: viseng    时间: 2008-5-16 16:18
有点乱....LZ说的是谐振器的负载电容还是晶振(有源晶振)的滤波电容
3 ^& W4 U$ Z+ D* x' B: A还是说是串在时钟线上的电容(隔直,滤低频)..." x' P# X7 e) d0 Z4 s4 q* H
负载电容我觉得靠近谐振器的对应脚放就可以了
3 g3 T& V3 f. }4 b  A晶振的滤波电容(电源)靠近晶振电源脚
3 |$ B- ]" x* L) F' P9 Q& ^串电容可靠近晶振
作者: viseng    时间: 2008-5-16 16:22
不好意思..刚才没看到上面的图...' ]$ x) K: a! h0 r; g
是负载电容啊...跟滤波扯不上吧- h5 I* F# S0 D" x6 B% J6 w) R4 F: H
这个只需要靠近谐振器对应管脚就可以了吧' F! V3 @" d3 o! Y
放里面外面没什么差别
作者: xieyunyan    时间: 2008-5-19 08:54
xuexi  le
作者: zsq0503    时间: 2008-5-19 16:31
还是先搞清楚前提吧,有点混乱。哈哈
作者: 刘皓杰    时间: 2008-5-31 09:04
原帖由 wing 于 2008-2-28 14:43 发表
; _5 b2 b: G2 M, ]# s2 y" S+ o4 a电容是给晶振滤波的,所以应该靠近晶振的管脚放.
6 ^- t% w: Z  G+ @& S) @如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.

* W4 Y/ |: ]% d5 L5 \3 j
" a0 A5 H* b3 U) ?8 [晶振的电容是频率补尝的作用,不要混为一体好不好!
作者: emanule    时间: 2008-9-12 19:22
原帖由 libsuo 于 2008-4-17 08:52 发表 + F! I3 l8 A# ~* u) V' F& p
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。
+ ?4 L- h" Q, p5 ]+ N3 F+ R# L; O5 @既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。4 {  E, X+ K6 @
个人观点认为震荡过程的 ...
4 h# F6 I9 ]# Q* U  K
楼主说的应该是谐振器 不是发生器Generator 因此 LS应该是正解 呵呵
作者: yun12    时间: 2008-9-23 17:32
一般问题不大




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2