|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
芯片封装技术介绍 5 g4 F4 l5 D4 T O
6 q# k3 p* P) G; {4 y- r) T一 DIP双列直插式封装 DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。 7 O9 d* Z2 I/ r. U8 v0 a
* b2 R% Y3 v" k. I" |1 ?( b" K3 e
DIP封装具有以下特点: 8 G0 ^! Q+ z4 `. l, w% d0 e
1.适合在PCB(印刷电路板)上穿孔焊接,操作方便。 ' t. c- l' Y2 q( B
2.芯片面积与封装面积之间的比值较大,故体积也较大。 2 {( N& b& @ F/ @; x2 j
Inter系列CPU中8088就采用这种封装形式,缓存(Cache)和早期的内存芯片也是这种封装形式。
; Y* K% b2 H( m7 m1 j二 QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
1 I! ^; L4 m/ Q$ M QFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。
8 f% [& ?! I2 {* R8 v PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同。唯一的区别是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。 / `& z/ [. J$ K: s* S% |1 O) N/ n
QFP/PFP封装具有以下特点:
; R- C; f; ?2 R A/ v! C 1.适用于SMD表面安装技术在PCB电路板上安装布线。
4 \ T: Q; k9 I$ ], g* N- R. P( O' f 2.适合高频使用。 - w* A# ^" [: C; o! t- [3 s& m& ~( a
3.操作方便,可靠性高。
3 b) t9 f8 r. Q$ ?# r+ } 4.芯片面积与封装面积之间的比值较小。
4 j8 l; r" v+ O Intel系列CPU中80286、80386和某些486主板采用这种封装形式。 , u0 d$ G5 S* g% {* T; R' K/ `4 w
三 PGA插针网格阵列封装
; {; K" @0 F! P5 u PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。 2 L2 ?6 Z2 P3 y! T$ E
ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。
6 `* G n8 ?1 |: i1 \; n& E PGA封装具有以下特点:
) B* B' e2 g p# S 1.插拔操作更方便,可靠性高。
1 r9 @! p. e' A, }5 x1 R 2.可适应更高的频率。 0 ?* |' T: F5 Q; n( p; [
Intel系列CPU中,80486和Pentium、Pentium Pro均采用这种封装形式。 9 Q/ M! c! l1 O- z
四 BGA球栅阵列封装
6 ^0 M9 [6 W: o9 g1 g0 t: T- X 随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。 4 s; H. j1 V. A2 \7 M$ o& M
BGA封装技术又可详分为五大类:
! V, O: a: E; U8 X, u 1.PBGA(Plasric BGA)基板:一般为2-4层有机材料构成的多层板。Intel系列CPU中,Pentium II、III、IV处理器均采用这种封装形式。
+ C& x3 o2 S `! V6 M, \ 2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,Pentium I、II、Pentium Pro处理器均采用过这种封装形式。 q$ Q* m5 z. c6 N0 s% ~" }! o( R
3.FCBGA(FilpChipBGA)基板:硬质多层基板。 & Q( B' M5 \, F/ S: Y# u j7 c
4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。 $ Q5 w4 b& G& }+ x% l. \. n5 ]
8 H5 S* y1 ?: G, e1 x! ?3 O
5.CDPBGA(Carity Down PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。 ) X5 c6 L# |9 x/ v8 M
BGA封装具有以下特点: - |. P- } T* @% q9 O% B
1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。 ( O; K$ p2 ?# c+ M# ]3 s: u
7 N8 Z$ o# ~: q g
2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。
8 u$ r" t! F j& ~( j5 z1 a 3.信号传输延迟小,适应频率大大提高。
( p) ]; \& i% K/ E! I 4.组装可用共面焊接,可靠性大大提高。 ) l5 S+ w3 ?, u1 Q% }
BGA封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Citizen)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后,摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩展发挥了推波助澜的作用。目前,BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。
/ A9 l! E1 |% z! t2 E五 CSP芯片尺寸封装
# I7 G) I1 B# K! n0 a5 R! T 随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
5 W/ O" A/ b2 H8 h, }- b CSP封装又可分为四类: 4 O4 p) e( b3 I0 O. ~
1.Lead Frame Type(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。 # e- e8 K# i% E; t; t* ]& Y
2.Rigid Interposer Type(硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。 5 W5 H/ v/ i. b! A L6 R$ O, e
3.Flexible Interposer Type(软质内插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。
; M4 B4 n' ^2 V8 K 4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。 + S! V; X# _# n
CSP封装具有以下特点:
& v1 m# m, j' v* n$ ~ 1.满足了芯片I/O引脚不断增加的需要。
1 n. Z3 w, T3 r8 j" u 2.芯片面积与封装面积之间的比值很小。
' ]/ T/ G' i h9 h$ Z 3.极大地缩短延迟时间。 ' p0 I( e0 Y( C/ G6 O
CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。 4 _% t: y( @5 r$ y* x
六 MCM多芯片模块
0 n: N4 x7 _3 C+ ` 为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(Multi Chip Model)多芯片模块系统。 4 \* D8 c# P1 F+ h _
/ C7 h" y- G* D5 ^4 V$ o& u0 M MCM具有以下特点: 0 _! e7 f7 V! L! D( w( G6 ]! ^
1.封装延迟时间缩小,易于实现模块高速化。
+ `0 H2 ^; {# K1 q3 a* @. n 2.缩小整机/模块的封装尺寸和重量。
" u6 u0 z. V3 i 3.系统可靠性大大提高。 |
|