|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
第一次画,很多都是参考别人的原图和论坛的帖子。
t. L+ u: p' h板子马上要拿去做了,不知道能不能跑起来,跑不起来,毕业设计就悬了。
& x0 ?9 a! ]4 O6 Z4 R9 w& E发上来,希望大牛们多给意见,我也能及时修改。
$ h1 A$ \9 p a/ U' O: p0 s% {
比较困惑和担心的地方:2 _, J: V) R' M
1)2440 routing guider上提示:All the SDRAM signals (nSCS, nSRAS, nSCAS, DQMn, SCKE, SCLK, ADDR and DATA) have to be similar in
- V! i+ x. P: L6 @length. 理解就是,要尽量做到等长。但我有点不明白的就是:到底是data线组内等长,addr线组内等长,控制线组内等长 还是说所有这些线都等长。 论坛看了很多,关于sclk线到底是比data线和addr线长还是短?具体的线度差大概在什么范围? 等长的问题很头疼,希望有人能详细分析一下。
6 w# Q6 k( @' c* f! V2)电源分割,不知道画得怎么样?会不会有什么大的问题?0 i# j' U. q- w2 w, U: ^( O, ~" z
3)我画的这个图,有些走线比较勉强,不知道影响一个类似2440高速板能否成功运行的关键因素是哪些?时钟?供电?.....: v7 D: z! p. w& j1 ~ n/ Z
有遗漏和不足的地方,希望大家多给意见。9 l. U! U; \3 f; R
0 _# U; r" v1 r+ F7 t' CPCB图如下:两份,一份可以用protel99打开,一份用AD6.
) r: W8 n0 U6 k0 o) E |
|