只需一步,快速开始
扫一扫,访问微社区
4
25
88
二级会员(20)
您需要 登录 才可以下载或查看,没有帐号?注册
2.PNG (6.85 KB, 下载次数: 0)
下载附件 保存到相册
2018-6-27 10:08 上传
1.PNG (10.91 KB, 下载次数: 0)
下载资料威望不够?点击查看获取威望的N种方法>>
举报
J蓝虹 发表于 2018-6-29 17:16- z& G6 L4 W; K/ f% x5 Z" d 左图吧,这是速度多少的信号,8G以下,这点绕线影响很小。相比之下因看板子线长很短,打两组孔反而影响信号 ...
7
225
1107
四级会员(40)
33
492
2163
yuechi 发表于 2018-6-28 21:46 - ~& {$ z6 ]0 m- A; F4 ]謝謝, 因為這IC非FPGA, PIN是固定的.
2
50
189
浅梦沐_rFRRH 发表于 2018-6-28 09:009 V, ^7 j2 P, n; [ 能不打过孔尽量不要打过孔
haveok 发表于 2018-6-27 10:446 t3 F$ L: w1 M4 E$ u 过两次过孔 插损 回损都有影响,还不如绕出来把
partime 发表于 2018-6-28 17:02 5 V* |& C% F& d$ Z/ D问问做原理图,可不可以交换一下P/N。很多差分信号是可以改的,并且是一组(比如8对,或者16对)一起修改的 ...
6
48
293
三级会员(30)
1
205
2503
120
2449
lxh19861215 发表于 2018-6-27 10:28* j+ z8 R) }. ]2 S& z- j 这种情况,感觉左图会好些,即绕线走的方式。
本版积分规则 发表回复
查看 »
微信登录
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-5-20 00:23 , Processed in 0.069610 second(s), 37 queries , Gzip On.
深圳市墨知创新科技有限公司
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050