找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 147|回复: 13
打印 上一主题 下一主题

PCIE走線問題

[复制链接]

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
跳转到指定楼层
1#
发表于 2018-6-27 10:18 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 yuechi 于 2018-6-27 10:29 编辑 : }7 j/ M$ T8 h

) @+ P! d- T4 r# G8 |請問當IC的差動對信號(PERp / PERn)配置與金手指相反時, 是建議繞線呢? 還是用兩組過孔交換?8 _  n! R0 D7 k/ ?# U2 g; H
         
3 |) J6 l- \( Q
0 `4 [; _% v/ K6 T8 n6 b(繞線時走線又會靠近CLK腳位)* _" O  \5 S- [3 [1 i
7 @- _& K" l$ Z  n" a- P3 E1 R
謝謝各位.
" i1 D% ], V* Q( _
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
14#
 楼主| 发表于 2018-6-29 19:45 | 只看该作者
J蓝虹 发表于 2018-6-29 17:16- z& G6 L4 W; K/ f% x5 Z" d
左图吧,这是速度多少的信号,8G以下,这点绕线影响很小。相比之下因看板子线长很短,打两组孔反而影响信号 ...

5 [7 G( L* ~+ t3 r$ N1 g受教了,謝謝.

7

主题

225

帖子

1107

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1107
13#
发表于 2018-6-29 17:16 | 只看该作者
左图吧,这是速度多少的信号,8G以下,这点绕线影响很小。相比之下因看板子线长很短,打两组孔反而影响信号的质量

点评

受教了,謝謝.  详情 回复 发表于 2018-6-29 19:45

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
12#
发表于 2018-6-29 13:58 | 只看该作者
yuechi 发表于 2018-6-28 21:46
- ~& {$ z6 ]0 m- A; F4 ]謝謝, 因為這IC非FPGA, PIN是固定的.

$ t  Z7 n& N2 }- f现在SERDES的设计,即使不是FPGA,在内部是可以软件配置的,P/N调换一般是可以的. 你可以试试问一下。! _7 U6 g0 ^2 F9 c& ]7 N: J

2

主题

50

帖子

189

积分

二级会员(20)

Rank: 2Rank: 2

积分
189
11#
发表于 2018-6-29 10:18 | 只看该作者
这个差分对等长这么 绕没有问题吗,差分对间距要求比等长要求要严格。应该在输入或输出端开始绕吧。

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
10#
 楼主| 发表于 2018-6-28 21:48 | 只看该作者
浅梦沐_rFRRH 发表于 2018-6-28 09:009 V, ^7 j2 P, n; [
能不打过孔尽量不要打过孔

% Q& H2 k( \3 b  R. x謝謝, 我採納各位的建議, 用繞的.
6 W5 j& I8 ]* m) g. P* V) U! ?

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
9#
 楼主| 发表于 2018-6-28 21:47 | 只看该作者
haveok 发表于 2018-6-27 10:446 t3 F$ L: w1 M4 E$ u
过两次过孔 插损 回损都有影响,还不如绕出来把
- l6 c2 z4 i! W, V9 y8 i  U) H8 a
謝謝,目前我採用左圖繞出來~
& _" U: L, {4 B1 g

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
8#
 楼主| 发表于 2018-6-28 21:46 | 只看该作者
partime 发表于 2018-6-28 17:02
5 V* |& C% F& d$ Z/ D问问做原理图,可不可以交换一下P/N。很多差分信号是可以改的,并且是一组(比如8对,或者16对)一起修改的 ...

, T8 t5 v- c2 G4 T% d% s謝謝, 因為這IC非FPGA, PIN是固定的.

点评

现在SERDES的设计,即使不是FPGA,在内部是可以软件配置的,P/N调换一般是可以的. 你可以试试问一下。  详情 回复 发表于 2018-6-29 13:58

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
7#
发表于 2018-6-28 17:02 | 只看该作者
问问做原理图,可不可以交换一下P/N。很多差分信号是可以改的,并且是一组(比如8对,或者16对)一起修改的。我没做过PCIE修改的情况,不过很多其他SERDES是可以改的。

点评

謝謝, 因為這IC非FPGA, PIN是固定的.  详情 回复 发表于 2018-6-28 21:46

6

主题

48

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
6#
发表于 2018-6-28 09:00 | 只看该作者
能不打过孔尽量不要打过孔

点评

謝謝, 我採納各位的建議, 用繞的.  详情 回复 发表于 2018-6-28 21:48

1

主题

205

帖子

2503

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2503
5#
发表于 2018-6-27 10:44 | 只看该作者
过两次过孔 插损 回损都有影响,还不如绕出来把

点评

謝謝,目前我採用左圖繞出來~  详情 回复 发表于 2018-6-28 21:47

4

主题

120

帖子

2449

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2449
4#
发表于 2018-6-27 10:40 | 只看该作者
只是一点点走线比较近,不会有太大的影响,相对于打两对过孔的影响,这个就不算什么了。纯属个人建议。毕竟这个影响的大小无法考证。

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
3#
 楼主| 发表于 2018-6-27 10:33 | 只看该作者
lxh19861215 发表于 2018-6-27 10:28* j+ z8 R) }. ]2 S& z- j
这种情况,感觉左图会好些,即绕线走的方式。

0 }7 I, |* ?2 x/ O+ p; d謝謝您的建議,
" l8 Q2 u; D7 \  O* K  X7 V4 Y2 ?但是繞線走PERp太靠近PCICLK腳位, 會影響訊號品質嗎? 2 l, D6 ?" E* e1 ], o4 h" B& `7 O
(PIN-PIN的間距1mm)
8 W" K+ S2 T$ j, i! r

4

主题

120

帖子

2449

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2449
2#
发表于 2018-6-27 10:28 | 只看该作者
这种情况,感觉左图会好些,即绕线走的方式。

点评

謝謝您的建議, 但是繞線走PERp太靠近PCICLK腳位, 會影響訊號品質嗎? (PIN-PIN的間距1mm)  详情 回复 发表于 2018-6-27 10:33
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-20 00:23 , Processed in 0.069610 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表