EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Cadence_CPG_Mkt 于 2018-3-6 10:18 编辑 " j3 g5 s9 z* O9 e/ B& H
* M8 a" |0 k4 u1 f3 N4 m( K d$ M
▍PSpice 17.2最新功能在PSpice AA中开始支持快速全局添加各种模型参数的全局容差,本文档介绍如何在PSpice中快速添加芯片模型的全局容差参数。4 a1 u: F& [" h" w( O
$ D+ h) P1 S; f; y$ ^+ ]在最新版本的PSpice中,PSpiceAA高级分析允许用户在当前工程中快速添加容差参数,而不需要更新任何器件/模型。核心提升功能如下:
% e6 ~0 ?7 p+ B
0 c% W6 S( C# {* R1 { X
为器件/模型参数添加全局容差 为全局变量添加全局容差 为电压源和电流源添加全局容差 为子电路参数添加全局容差 为从IC厂家网站上下载的模型参数添加全局容差 改进的PSpiceAA用户界面
+ [% F" q" O2 `2 I* N
PSpice AA是PSpice的高级分析工具,包括灵敏度分析(Sensitivity)、优化分析(Optimizer)、电应力分析(Smoke)、蒙特卡洛分析(Monte Carlo)和参数绘图分析(Parametric Plot),这些高级分析功能可以帮助用户进一步优化产品性能,提升产品质量和可靠性。 PSpice AA在调用灵敏度分析之前需要对原理图中需要参与仿真的参数设置容差参数,对于芯片模型,需要打开ModelEditor模型编辑器,然后在模型编辑器中添加相应的容差参数,如下所示: 图1 芯片厂家网站下载PSpice模型
0 R- C1 b1 F3 _! V' |8 R
图2 使用Model Editor打开下载的PSpice模型
% ^9 e$ a. r7 k3 ~ s9 t图3 在Model Editor中直接添加容差参数
7 }; J8 l+ Z1 x/ D, D
打开最新版本的容差参数设置界面如下: 图4 最新版本PSpice芯片模型容差参数设置界面 # ^: [* X6 e9 u. [$ ]0 F0 b3 F$ j
本案例原理图和参数设置如下:
5 ~4 u) }6 V5 O$ e0 R$ m( M0 C, \( h$ y7 O( L0 \5 i7 Z
图5 原理图和芯片模型容差参数设置
1 [6 s. L5 ?% `# ^* P2 N& \' _
图6 灵敏度仿真结果
- C$ y. ~/ ?# Z0 O5 r1 `7 L' x
本系列文章介绍了使用最新的PSpice快速设置各种模型容差参数的方法,希望对广大工程师能有所帮助。 9 ]& {1 J; H, a/ X5 V6 X; K/ s, k" Y, m
# ~6 J/ o' R0 O0 O) L. g
欢迎您的评论! 您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
( C! ^ j+ H9 E) o8 R/ F# j
7 z u$ B7 ?/ n- n- \; ?( ?. T
|