找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3012|回复: 12
打印 上一主题 下一主题

请教,import网表出现这样的error有关系吗? 封装比元器件多pin

  [复制链接]

36

主题

150

帖子

1013

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1013
跳转到指定楼层
1#
发表于 2008-12-4 10:32 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教,import网表出现这样的error有关系吗? 封装比元器件多pin
# p+ H4 n& l4 K0 g; m0 m$ T1   WARNING(SPMHNI-192): Device/Symbol check warning detected.
# {; Q$ F! D8 h* PERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '4'.
0 ~- h, D2 K# ~& l0 c$ M4 nERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '5'.
! @& f. u8 i: c2 IERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '6'.
) R. x6 t+ x1 k2 w感谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持!1 反对!反对!

136

主题

1421

帖子

1789

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1789
13#
发表于 2011-10-1 13:53 | 只看该作者
leavic 发表于 2009-5-18 21:19 2 b! f* d) C9 N7 x; t3 j9 s
Cadence官方早就有解决办法了啊,如果你的元件只有10个pin,但封装有12个pin,在电路图里,给这个元件加上一 ...
4 N9 ]4 k4 {. L$ W
具体如何加NC属性?

1

主题

32

帖子

-8960

积分

未知游客(0)

积分
-8960
12#
发表于 2011-10-1 11:25 | 只看该作者
cadence 麻烦.

3

主题

453

帖子

251

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
251
11#
发表于 2009-5-19 09:14 | 只看该作者
说得有道理

9

主题

264

帖子

685

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
685
10#
发表于 2009-5-18 22:19 | 只看该作者
建symbol时,调用pad时选择mechanical框,再选择你要的pad就可以了7 q, B# y2 Y% O
这样就不会出错了

23

主题

374

帖子

2184

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2184
9#
发表于 2009-5-18 21:19 | 只看该作者
Cadence官方早就有解决办法了啊,如果你的元件只有10个pin,但封装有12个pin,在电路图里,给这个元件加上一个“NC”属性,属性的值为封装多出来的pin number,用逗号隔开,例如这里就写11,126 g6 T/ y) y1 J! k0 N
加入这个属性后,就算封装比元件多pin也不会影响摆放元件(不改的话,是无法place封装的)

36

主题

414

帖子

6523

积分

五级会员(50)

Rank: 5

积分
6523
8#
发表于 2009-5-18 16:28 | 只看该作者
同样的问题,我的也是,多pin的package都不能放置。难道没有其他的办法?非要修改原理图里的器件吗?
有信心不一定能赢,没有信心一定会输!
我为生活……

36

主题

150

帖子

1013

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1013
7#
 楼主| 发表于 2008-12-4 13:17 | 只看该作者

我netlist是能是生成的,可是不能布局---提示如下,

我netlist是能是生成了,可是不能布局---提示如下---
( B$ d7 v7 i6 M7 k; S' D我用现用capture画的原理图,以前用DXP 2004画原理图,再导如入allegro就没这个我问题哦,不过可能是因为有device file的原因----4 w' _" F6 F0 `, w% B
太严格了也不方便呀,自己明明知道很多是多余的pin---..大伙都是严格一致的吗?
5 g! J2 V( l+ K, T  `' M% E' A" R2 _( X# d1 |
[ 本帖最后由 mopengfei 于 2008-12-4 13:19 编辑 ]

1.JPG (33.91 KB, 下载次数: 0)

1.JPG

4

主题

68

帖子

574

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
574
6#
发表于 2008-12-4 13:07 | 只看该作者
當然有關係了,如果symbol與footprint不一致就無法順利生成netlist,必須要修改啊

36

主题

150

帖子

1013

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1013
5#
 楼主| 发表于 2008-12-4 13:05 | 只看该作者

一定要改吗?

元器件库不一定要画很多 多余的安装孔(没电气特性的pin).9 r0 y! a) _7 ]" u, w

& c/ g7 A% ?, H. g; V而封装里肯定有, 这样会有什么问题呢?

75

主题

505

帖子

1974

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1974
4#
发表于 2008-12-4 11:58 | 只看该作者
allegro读取网表比较严谨的

14

主题

146

帖子

711

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
711
3#
发表于 2008-12-4 11:15 | 只看该作者
封装与网表定义不匹配,两者之一有错误,需要检查修改一下。
走自己的路,说自己的话,让所谓的高手来砸吧。

5

主题

99

帖子

3190

积分

五级会员(50)

Rank: 5

积分
3190
2#
发表于 2008-12-4 11:09 | 只看该作者
当然有关系
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 12:21 , Processed in 0.066202 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表