找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 770|回复: 18
打印 上一主题 下一主题

【晶体时钟GND的layout方式】

[复制链接]

5

主题

87

帖子

355

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
355
跳转到指定楼层
1#
发表于 2017-6-30 17:41 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
想请教一下大家,平时碰到晶体时钟都是怎么处理晶体的GND呢? 是单点接地还是满接呢?单点接地的话 是仅隔离top层GND,还是隔开哪几层?谢谢啦~$ v* v" |1 f( Z! g" z
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

5

主题

87

帖子

355

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
355
推荐
 楼主| 发表于 2017-7-3 14:09 | 只看该作者
bruce777 发表于 2017-7-3 13:422 s  t  k, h: s" H" A; n
圖片上面有說 No GND or Power plane "under"  oscillator components 以減少寄生
8 w: R; S5 i( t1 p應該就是內層要隔離的意 ...

8 e) ^# k6 v" ^看到了,只是感觉no gnd or power plane这种做法更少见,一般晶体下都是有GND的吧,只是是否隔离开的问题。. v) }9 `% c7 ~% {

5

主题

87

帖子

355

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
355
推荐
 楼主| 发表于 2017-7-3 09:52 | 只看该作者
zouliecai 发表于 2017-6-30 21:509 j4 D1 r" d' Z4 x% b
正常接、单点接都有,一般单点的话只隔离表层,如果旁边有干扰模块隔离一下最好
2 W$ P- Y1 T2 ~: c/ u
嗯嗯~   那内层呢? 有将晶体下方的GND平面也隔离开的做法吗?1 U2 m% j: d% `

0

主题

71

帖子

99

积分

二级会员(20)

Rank: 2Rank: 2

积分
99
推荐
发表于 2017-7-5 11:13 | 只看该作者
根据具体设计,最好是把所有地连在一起,在短接电容的地管脚出单点下主地。有条件的话从元件面开始到第一个主地之间的平面全部挖空,有效隔离串扰和热传导。

5

主题

205

帖子

509

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
509
19#
发表于 2017-8-10 06:27 来自手机 | 只看该作者
学习了

0

主题

44

帖子

-8929

积分

未知游客(0)

积分
-8929
18#
发表于 2017-7-10 14:24 | 只看该作者
学习!

27

主题

398

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
17#
发表于 2017-7-5 11:27 | 只看该作者
小秋2013 发表于 2017-7-4 16:22
) z$ g' L) Y3 ~一般是top和第二层挖空,三层必须是地
6 j/ Y  U; n% o) ^% M
多谢!/ F+ l* ~, G2 \, T7 E- |: D5 Q

5

主题

87

帖子

355

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
355
15#
 楼主| 发表于 2017-7-5 09:57 | 只看该作者
平流层 发表于 2017-7-4 17:04: b( x' _. z8 X' g
晶体和晶振的处理方式还是有区别的.

5 r+ P5 R. A- g8 l; y* O- Z嗯嗯~  前面是我笔误,这里讨论的都是晶体的layout方式~
  |. A6 t4 g- I+ c1 A2 T% G" M

0

主题

24

帖子

78

积分

二级会员(20)

Rank: 2Rank: 2

积分
78
14#
发表于 2017-7-4 17:04 | 只看该作者
晶体和晶振的处理方式还是有区别的.

点评

嗯嗯~ 前面是我笔误,这里讨论的都是晶体的layout方式~  详情 回复 发表于 2017-7-5 09:57

45

主题

391

帖子

1156

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1156
13#
发表于 2017-7-4 16:22 | 只看该作者
wshna0221 发表于 2017-7-3 15:39* I. w: [8 c! m7 ?1 U% Z- F% \
如果是4层板,就是中间的两层在晶振下方挖空,第四层呢?也挖空么?是这意思么?

4 b1 ]& T8 c& P一般是top和第二层挖空,三层必须是地

点评

多谢!  详情 回复 发表于 2017-7-5 11:27

33

主题

1228

帖子

3259

积分

版务助理

Rank: 6Rank: 6

积分
3259
12#
发表于 2017-7-4 09:45 | 只看该作者
点赞学习

27

主题

398

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
11#
发表于 2017-7-3 15:39 | 只看该作者
larryfarn 发表于 2017-7-1 18:579 `* y$ K1 P. J' @2 v4 u
Using the 16 MHz Crystal Oscillator

" o9 O  k8 l* e5 T如果是4层板,就是中间的两层在晶振下方挖空,第四层呢?也挖空么?是这意思么?
0 Q/ i7 }; G+ F
3 O4 Z% c2 g. V. o6 |4 Z  Z+ R; m. B+ U- {6 u4 U' a9 U, o* n) G6 G# q

点评

一般是top和第二层挖空,三层必须是地  详情 回复 发表于 2017-7-4 16:22

5

主题

87

帖子

355

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
355
10#
 楼主| 发表于 2017-7-3 14:10 | 只看该作者
juanbu 发表于 2017-7-3 13:37
$ b8 h6 V% L; y4 c/ k" B( `内层也曾经晶振下方隔开过,这样的做法很少用

. H! H, D" Z& f' R. u( h) F6 M哦哦~ 好的,多谢~& D7 v6 j* `6 R, r

0

主题

140

帖子

371

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
371
8#
发表于 2017-7-3 13:42 | 只看该作者
圖片上面有說 No GND or Power plane "under"  oscillator components 以減少寄生$ z  _0 Q! Q% D0 E8 x8 W; q5 y
應該就是內層要隔離的意思.

点评

看到了,只是感觉no gnd or power plane这种做法更少见,一般晶体下都是有GND的吧,只是是否隔离开的问题。  详情 回复 发表于 2017-7-3 14:09

5

主题

55

帖子

242

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
242
7#
发表于 2017-7-3 13:37 | 只看该作者
内层也曾经晶振下方隔开过,这样的做法很少用

点评

哦哦~ 好的,多谢~  详情 回复 发表于 2017-7-3 14:10
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 22:08 , Processed in 0.076598 second(s), 43 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表