找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1173|回复: 8
打印 上一主题 下一主题

问一数据走线问题

[复制链接]

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
跳转到指定楼层
1#
发表于 2008-9-16 10:06 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我最近走线遇到了很大的麻烦,就是在周数据线的时候碰到了两种情况,不知道怎么处理。
& {! \3 M# Y5 V+ `( u0 D% n一,就是数据线经过匹配电阻,前后走线在不同层次。如,R10,前端连接FPGA,后端连接大DA,前端在表层走线,后端中间层走线,会有多大影响,假设频率在37m,128m,500M会出现多大影响! O0 V( B9 y& `: K' ^9 {0 z
二,就是假设8条数据线,6条走线一样,2条走在其他不同层次,D0....D7,D0。。D5在表层,D6,D7在中间层,会有多大影响,频率分别在37M,128M,和500M得时候' h: P0 Y5 @  R& A* |
谢谢给为,小弟可能表达能力差,
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
E文,太他妈的难看

11

主题

149

帖子

135

积分

二级会员(20)

Rank: 2Rank: 2

积分
135
9#
发表于 2008-9-19 12:37 | 只看该作者
学习学习,多谢楼上各位。
不耻下问ING................

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
8#
 楼主| 发表于 2008-9-17 16:38 | 只看该作者
走线宽度我都是用5mil得,我想应该能调出来,自己算麻烦,而且不大会算,呵呵,500m得差分线好像听说过,不过用过4G多的差分线,好像是这么多,忘记了,刚参加工作的时候做的pcb,
E文,太他妈的难看

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
7#
发表于 2008-9-17 10:48 | 只看该作者
500M应该是差分吧
sagarmatha

7

主题

28

帖子

114

积分

二级会员(20)

Rank: 2Rank: 2

积分
114
6#
发表于 2008-9-17 10:42 | 只看该作者
原帖由 lihongfei_sky 于 2008-9-17 10:25 发表 1 E- T: h, E" B% U1 y
呵呵,多谢二位,昨天我想了又想结果发现自己给自己绕进去了,结果就是,无论走那个层只要规定时间内能到达就可以保证时序了,呵呵,
  y/ c: t4 p. }  X5 w: @0 r至于500m是我自己想象出来的,就是想知道在不同频率得情况下到底会出现如何不同 ...

, \% n* H4 u5 ^9 A. K& [) k2 }阻抗最好是自已算出来哦!!!& _; I8 c. @6 H' w5 g" u
你还要控制好每一层走线宽度.

34

主题

595

帖子

2095

积分

认证会员B类

Rank: 25

积分
2095
5#
发表于 2008-9-17 10:26 | 只看该作者
放心吧,不会有问题的。

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
4#
 楼主| 发表于 2008-9-17 10:25 | 只看该作者
呵呵,多谢二位,昨天我想了又想结果发现自己给自己绕进去了,结果就是,无论走那个层只要规定时间内能到达就可以保证时序了,呵呵,
1 f" V. I# T, N& F9 k- z+ x) g至于500m是我自己想象出来的,就是想知道在不同频率得情况下到底会出现如何不同得结果,至于128.86是模拟采样得频率,37m是通过分频之后的频率,再次感谢,至于阻抗就让PCB厂家去调吧,我就不理了,呵呵
E文,太他妈的难看

20

主题

366

帖子

5690

积分

五级会员(50)

Rank: 5

积分
5690
3#
发表于 2008-9-17 09:04 | 只看该作者
高速信号线最重要的是保持阻抗恒定,无论你走线在表层还是中间层(即无论传输线是微带线形式还是带状线形式),始终保持传输线阻抗不变是很重要的。这个需要通过计算来得到不同走线形式的不同线宽。并且,由于器件的驱动器输出阻抗与传输线特征阻抗的值不同,要进行适当的阻抗匹配。5 f/ I- C2 u5 t1 e
另外,你的这种高速信号线最好布在紧邻参考层的信号层上。: L  B  Q: Y: @( R! n

! |% u6 S% c* _& `" a. P9 Z! e) W跑500M,是什么系统,什么器件啊?

0

主题

9

帖子

122

积分

二级会员(20)

Rank: 2Rank: 2

积分
122
2#
发表于 2008-9-17 00:47 | 只看该作者
高速走线的一个基本要求是阻抗连续且匹配,一条走线的前端走在表层,后端走在中间层,只要前后两部分的阻抗是一致的,并且是匹配源端阻抗的,那么就是可接受的。" D0 b' I' s/ ^( o" S% V) o& G( m
8位数据总线也是如此,只要控制好阻抗,它们走在哪一层都可以,并不需要8根线都在同一层。

评分

参与人数 1贡献 +10 收起 理由
Allen + 10 谢谢回帖

查看全部评分

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 04:24 , Processed in 0.061820 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表