找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1513|回复: 17
打印 上一主题 下一主题

allegro16.5中sigXplorer提取信号问题求教

[复制链接]

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
跳转到指定楼层
1#
发表于 2012-11-17 17:42 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 zezq7sxa 于 2012-11-17 17:43 编辑 4 F% C$ {5 e& _
) w# h3 J  J" g: W9 j5 P2 Q8 w
我的很多数据线出来接的是两个芯片一个是flash一个是RAM,做拓扑结构的时候执行sigXplorer命令后只有一个芯片显示,不是两个。 . D# C4 g2 E" ?1 s7 U
PCB布线是这样的,我把32条数据线作为一个BUS
% _% y5 A* K  H% G6 R. PsigXplorer提取出来的是这样的。如下图4 L8 \5 d; _8 `. C

, Z  `8 U4 ]. ?" }
4 |( |# R2 D# H& ^/ o% T- D我看于博士的视频出来的是一个T型连接,如下图
6 N# b% X& \3 i
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

1

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
推荐
发表于 2015-10-7 19:44 | 只看该作者
zezq7sxa 发表于 2012-11-20 20:35
5 |; l0 s) V& L( M( W6 l" K. Y哦,谢谢。

8 l' K4 E5 J% T8 ?' ?; d: A. S我看视频跟着走得,也出现了这种状况,用的16.6,那个net group都是把所有的DATA包括进去了,请问有什么好的解决办法么?, }! B. P2 f) w

48

主题

1082

帖子

4058

积分

五级会员(50)

Rank: 5

积分
4058
2#
发表于 2012-11-17 21:05 | 只看该作者
把你的走线图站出来,要不看不出来拓扑是怎么样的
新时代女性标准: 上得了厅堂,下得了厨房; 杀得了木马,翻得过围墙; 买得起好车,住得起好房; 斗得过小三,打得过流氓

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
3#
 楼主| 发表于 2012-11-18 01:27 来自手机 | 只看该作者
香雪海 发表于 2012-11-17 21:05
+ x$ j5 a# U0 F把你的走线图站出来,要不看不出来拓扑是怎么样的
. L/ Q! C% C8 }% S
走线图站出来是什么意思?

48

主题

1082

帖子

4058

积分

五级会员(50)

Rank: 5

积分
4058
4#
发表于 2012-11-18 09:43 | 只看该作者
zezq7sxa 发表于 2012-11-18 01:27 . \6 R- X$ q) p, x- {$ x* [
走线图站出来是什么意思?

9 a% H& o4 i8 E; r" X9 G就是把你实际连好线的图传上来
新时代女性标准: 上得了厅堂,下得了厨房; 杀得了木马,翻得过围墙; 买得起好车,住得起好房; 斗得过小三,打得过流氓

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
5#
 楼主| 发表于 2012-11-18 14:21 来自手机 | 只看该作者
香雪海 发表于 2012-11-18 09:43
  w5 @  a- a2 _1 i就是把你实际连好线的图传上来

" V5 @3 H) T* @. a! ]6 J还没连线,只布局好,Dsp跟flash和RAM的布局是上面第一个图。我是想先做好T型连接的拓扑结构再来布线。可是当施行sigxplorer命令以后,提取出来的信号只有和Ram芯片连接的,没有flash芯片,做不了拓扑结构。我看视频教程只要运行sigxplorer后,出来两个芯片和dsp连接,他在这里做好拓扑结构直接就把约束规则更新到PCB里去了。

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
6#
发表于 2012-11-18 14:47 | 只看该作者
zezq7sxa 发表于 2012-11-18 14:21 3 i/ \# m4 y; q: D% }; v2 i
还没连线,只布局好,Dsp跟flash和RAM的布局是上面第一个图。我是想先做好T型连接的拓扑结构再来布线。可 ...
- k: N/ F* r7 i! W3 e5 `
你的网络只有一个接收端,不可能是T网络,你提取有两个接收端的网络看看

48

主题

1082

帖子

4058

积分

五级会员(50)

Rank: 5

积分
4058
7#
发表于 2012-11-18 17:09 | 只看该作者
zezq7sxa 发表于 2012-11-18 14:21 2 u* \1 `6 y# ~7 ~
还没连线,只布局好,Dsp跟flash和RAM的布局是上面第一个图。我是想先做好T型连接的拓扑结构再来布线。可 ...

& K& K" j$ W0 G: C% f; n8 {拓扑结构和你的走线是有关系的,走线不一样,该网络的拓扑就不一样,建议你走完线之后再设置模型
新时代女性标准: 上得了厅堂,下得了厨房; 杀得了木马,翻得过围墙; 买得起好车,住得起好房; 斗得过小三,打得过流氓

48

主题

1082

帖子

4058

积分

五级会员(50)

Rank: 5

积分
4058
8#
发表于 2012-11-18 17:09 | 只看该作者
zezq7sxa 发表于 2012-11-18 14:21 ( Z0 N" u* A- d9 d' A
还没连线,只布局好,Dsp跟flash和RAM的布局是上面第一个图。我是想先做好T型连接的拓扑结构再来布线。可 ...

% x6 q4 ~; w; I- v$ D# i7 D- `拓扑结构和你的走线是有关系的,走线不一样,该网络的拓扑就不一样,建议你走完线之后再设置模型
新时代女性标准: 上得了厅堂,下得了厨房; 杀得了木马,翻得过围墙; 买得起好车,住得起好房; 斗得过小三,打得过流氓

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
9#
发表于 2012-11-19 08:35 | 只看该作者
你这根数据线刚好是直接到RAM的,另外16根才是接到了RAM和Flash,应该分高16位和低16位两组
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

5

主题

962

帖子

3199

积分

五级会员(50)

Rank: 5

积分
3199
10#
发表于 2012-11-19 11:55 | 只看该作者
上面幾樓的說法都不正確越幫越忙 .' k1 R2 d& |( w0 Q4 P$ T
把 Board 貼出來我幫你看看是那邊的問題. 基本上你提出的拓樸資料就已經有掉資料.+ {8 i7 U0 V. o; @" o) [% b
至於 T 點是要你對拓樸結構重新編排後 , 系統發現有分差結構時 , 就會自動產生., o9 X* L) `$ G0 `, C
走線和拓樸並沒有絕對先後關係 , 是要看你想做 Pre-Sim  或是 Post-Sim.
/ w9 t  j2 Q! G4 v+ H3 ~" E2 ?: m+ z你的狀況應該是在 Pre-Sim 階段 , 本來就不需要走線.

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
11#
 楼主| 发表于 2012-11-19 18:10 来自手机 | 只看该作者
rx_78gp02a 发表于 2012-11-18 14:47
  ~9 M) _0 X- w  I4 |你的网络只有一个接收端,不可能是T网络,你提取有两个接收端的网络看看
; \9 o+ r+ u5 y/ ?* G% J+ s
提取有两个接收端的就好了。

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
12#
 楼主| 发表于 2012-11-19 18:25 | 只看该作者
procomm1722 发表于 2012-11-19 11:55 5 i4 H$ I0 r# P" c( m
上面幾樓的說法都不正確越幫越忙 .
% R" U- W6 y6 P% x! Z+ |# h3 a把 Board 貼出來我幫你看看是那邊的問題. 基本上你提出的拓樸資料就已經 ...
% U5 }; P' P0 P" c7 q3 G9 O, s
新建文件夹.rar (332.8 KB, 下载次数: 41)
) J; ?$ f% E6 \我把板上传上来给你帮看看。

5

主题

962

帖子

3199

积分

五级会员(50)

Rank: 5

积分
3199
13#
发表于 2012-11-20 00:02 | 只看该作者
我這邊測試了 , 提取 Topology 並沒啥問題

Snap2.png (7.29 KB, 下载次数: 0)

Snap2.png

Snap3.png (12.37 KB, 下载次数: 0)

Snap3.png

20

主题

132

帖子

572

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
572
14#
发表于 2012-11-20 10:00 | 只看该作者
procomm1722 发表于 2012-11-20 00:02
0 N# @& R7 M) B0 k$ N1 y; i( D我這邊測試了 , 提取 Topology 並沒啥問題
) J4 v5 W  T3 t' U6 s% h& r3 {
我用16.3的时候也会出现这样的问题,布好线了拓朴结构就完整了。请教楼上大侠是什么原因。

40

主题

200

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
15#
 楼主| 发表于 2012-11-20 12:58 来自手机 | 只看该作者
procomm1722 发表于 2012-11-20 00:02
" E. p4 S. h3 B$ D我這邊測試了 , 提取 Topology 並沒啥問題
4 K! @6 @9 c. ^+ K
是什么问题呢,为什么我这里只提取和Ram连接的信号,却提取不了即连接flash又连接ram的信号。如果只把0-16位数据线做为一个BUS那能提出T型连接的信号。如果把32个数据线作为一个BUS提取出来的信号就只有连接ram的。是不是哪里设置的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-16 17:57 , Processed in 0.067690 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表