找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 942|回复: 10
打印 上一主题 下一主题

关于端接电阻的问题

[复制链接]

15

主题

40

帖子

429

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
429
跳转到指定楼层
1#
发表于 2013-10-15 10:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
看到很多人的设计,DSP或其他MCU的DDR2连接口与DRR2片子之间都会挂上一个22欧姆或33欧姆的端接电阻,我就有个疑问,假设DDR2时钟为533MHZ,则波形上升沿时间估算为1/5/533us=0.375ns ,因信号传输速率约为6in/ns(6000mil/ns) ,则该上升沿的电长度约为2250mil(57mm),所以我觉得在这个情况下只要连接线长度低于2000mil,由于阻抗不匹配导致的振铃将埋没于上升沿,端接电阻是否很有必要?当然如果阻抗失配严重(如芯片内部阻抗与走线阻抗不匹配)另算,一般情况下控制了板间间距,线宽,完整的地平面,这种端接电阻是否多余?希望大家能帮我解决一下心中的疑问,十分感激啊。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

0

主题

8

帖子

1599

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1599
推荐
发表于 2013-10-15 22:46 | 只看该作者
"由于阻抗不匹配导致的振铃将埋没于上升沿"      而根据信号完整性理论,埋没于上升沿应该在上升沿的大约20%之内才不会影响,
+ v3 N; J+ V4 ]& A: U" c4 ^/ E所以这边考虑的长度大概在400mil之内不需要考虑。) N. o, G: `& q% e+ c% e% @

: Q# U% F; u6 H& e# O( k当传输时间延时< 信号上升时间的20% 才几乎不需要考虑反射带来的影响~{:soso_e104:} ! H9 B) T5 Y2 P. d4 M
" g) v9 E. L$ Q5 D
希望对你有帮助。

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
2#
发表于 2013-10-15 10:55 | 只看该作者
串联一个电阻是为了解决信号反射和阻抗匹配。
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

15

主题

40

帖子

429

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
429
3#
 楼主| 发表于 2013-10-15 11:33 | 只看该作者
我的意思就是当阻抗失配导致的信号反射引起的振铃,如果埋没于信号上升沿,请问这样造成的影响是否可以忽略?

点评

建议你到仿真版块问版主。  发表于 2013-10-15 15:51

6

主题

306

帖子

1911

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1911
4#
发表于 2013-10-15 12:53 | 只看该作者
不懂,围观等解答

34

主题

110

帖子

832

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
832
5#
发表于 2013-10-15 22:31 | 只看该作者
这问题专业,围观

15

主题

40

帖子

429

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
429
7#
 楼主| 发表于 2013-10-16 09:33 | 只看该作者
谢谢大家的帮助!!

30

主题

577

帖子

1万

积分

六级会员(60)

Rank: 6Rank: 6

积分
10676
8#
发表于 2013-10-16 09:37 | 只看该作者
ajingge 发表于 2013-10-15 22:46
2 N( h, D/ K9 M/ h) O; M8 \"由于阻抗不匹配导致的振铃将埋没于上升沿"      而根据信号完整性理论,埋没于上升沿应该在上升沿的大约20 ...
& W9 N# g' x, O4 f( C. w7 r
假设DDR2时钟为533MHZ,则波形上升沿时间估算为1/5/533us=0.375ns # U, N4 @& g/ l1 o8 J
楼主已经按1/5算了,我觉得楼主的说法是有道理的。我觉得只是为了更保险,一般会加匹配电阻。

15

主题

40

帖子

429

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
429
9#
 楼主| 发表于 2013-10-16 10:37 | 只看该作者
ajingge 的说法应该是对的,我之前对上升沿时间估算为1/5/533us=0.375ns,其中的1/5是指上升沿约等于波形周期的1/5,是一种普遍经验值。  至于 6楼ajingge 说的1/5是指上升沿的1/5相当于 1/5*0.375ns=0.075ns , 0.075*6in=450mil,再保险一点取值就是低于400mil 的长度,振铃将可以埋没于上升沿,嗯,回去查看书籍再看看,再次感谢大家的帮助。
% }. p: t  z+ x3 ]+ k6 ~! R6 S

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
10#
发表于 2013-10-16 11:12 | 只看该作者
CUICHAOYUE 发表于 2013-10-16 10:37/ I0 q5 G" o3 s4 C1 Q, C, V+ H4 Z
ajingge 的说法应该是对的,我之前对上升沿时间估算为1/5/533us=0.375ns,其中的1/5是指上升沿约等于波形周 ...

! S4 F, i  ]. o" e" t, s* \! p看李玉山的那本信号完整性翻译书原著是ERIC博士,里面有说明的。具体在那一页忘了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-9 05:16 , Processed in 0.063426 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表