|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
感谢这个论坛,之前老下载了,今天也贡献一个,为广大爱好者服务。8 l8 f. v$ \# b. F3 W8 [
希望这个能给大家带来用处。
^# m# Y0 f) J7 ^# z这个板子有原理图和pcb,allegro格式的。 E& a- Z" i5 y q! M- B- h
4 S, {: G5 J: [: S6 Z$ ^* Q开发套件组成
R6 n) f* r K% K7 Z7 b# O9 ]" S
4 {$ |/ N8 F% {2 _! b0 VStratix IV GT版收发器信号完整性开发套件包括:
0 S+ C) u0 |7 q. j3 ` q) g; c1 W' d2 \5 _' K
Stratix IV GT开发板
; @2 P+ W+ f& A4 l: g安装的器件; _6 l4 ~& q) w4 D* U
EP4S100G2F40I1N% h$ B$ X7 G3 g- L. ]# g* M8 b" D
配置状态和设置单元9 {$ b* A m2 f" Q5 e6 ]; k+ a
FPP配置
: m( ^3 p, r. d( j/ Y嵌入式USB-BlasterTM下载电缆
& U- J: R, l. q1 Z8 H5 u: Z8 I时钟. ~$ o1 G- s7 ]# H& K
板上时钟振荡器:50 MHz, 100 MHz, 644.53 MHz和706.25 MHz
# r/ D7 L' o k- g) ? JSMA连接器,为收发器参考时钟提供外部差分时钟。1 I- t: P5 ~8 N6 _' m
通用用户输入/输出/ p) X& ]7 C) s+ F# ?
DIP和按键式开关
( I" M& y8 m3 F8 u0 M$ [LED
. G4 \" W- r+ P$ kLCD
7 S! k5 @( S6 g+ {; ~ d& z- w存储器件
: H5 T3 J! D/ l64-Mbyte同步闪存(主要用于FPGA配置)1 q: b v( k3 _* R% c! w
元件和接口
' i2 \9 o- N1 ~: d4 @6个与SMA连接器连接的全双工收发器通道9 p5 j# b" M3 C( A# C
所有通道都支持11.3-Gbps数据速率
# J, m) [4 c! m( h5 _) @' q/ M6个与FCI Airmax连接器连接的全双工收发器通道
7 H1 n( o/ `/ u5 v2 D6 A1 f/ T/ p收发器相关电源功耗测量电路3 I4 V" X6 x/ p/ q9 `( ]
可以通过香蕉型插头提供所有(唯一)电源电压) U8 c% q/ R, g* j/ H& O
温度测量电路
) h+ G2 }: A3 F$ Z e( g; v管芯温度
* k4 [2 Z" ^+ W3 n: {环境温度
0 g! y& r* |0 ]& N4 [RJ-45插头和10/100/1000Base-T以太网PHY
$ M+ \$ u. D8 b背板在6.5 Gbps时的驱动能力3 c; v/ @: m8 f) \* g
收发器信号完整性开发套件通过FCI连接器插头直接与FCI背板(不包括)连接5 S. @. C3 @6 Y
结合另一块信号完整性开发套件或者FCI子卡(不包括)进行全面的端到端背板通道分析
( d& \ U! z2 O* }+ {' ]+ W C, ^应用软件GUI4 O" K' V' e6 @# f0 e' ]
与平台无关; @: z _4 c5 g2 p M' i
通过JTAG与PC连接
, c/ z% [( [5 b7 a+ b) e8 R嵌入式Blaster% ]7 f) b$ I# k# F; q
用户可控9 h+ `6 j4 }5 j2 J7 ^0 m3 @5 G3 N
VOD和预加重设置
1 {5 Q: s1 U3 H. T均衡器设置6 H9 L) c) V6 a. D6 O) ^
测试码型
" G( f$ v4 X. V( ?状态指示器
: ?' t b1 A7 Q! b误码数量
$ D! ^5 a0 o' b* }BER
! t8 W# i7 Q! ^- m% O锁定信号9 i" _' Z$ v5 `) [- k
EyeQ在器件接收器重建眼图,监视均衡后的信号完整性(高达6 Gbps)8 B% ~4 N3 M4 h+ }& E8 s, O+ S8 |
. X3 g$ ~" W2 U% E
4 a5 h, ~1 b; `. K |
|