|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
问题是这样的:差分时钟管脚间连了个无源器件Resister ,当选择CK时,同时把关联的CK#也选上了。 f+ y, S' [' y- C
然后用Board Wizard 进信信号的完整性分析时,仿真不出来,报告是:6 t2 E$ W* _& X" F
NET = DDR2_CLK_0#, SDR_CLK_0#, SDR_CLK_0, DDR2_CLK_06 k4 U7 f1 r8 Z6 Q/ E V
** Warning(Severe) ** Could not analyze SI; DC operating points not valid; check model thresholds
6 A* H8 y- i7 C 按照提示检查了模型的阈值是250mvfile:///C:/DOCUME~1/ADMINI~1/LOCALS~1/Temp/msohtml1/01/clip_image001.gif,该IBIS模型是Micron主页下 的MT47H32M16BT-5E。
& B, u8 r" Q1 ]+ d请问:问题出现在哪里呢,实在没办法,所以上来请教高手! |
|