找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6790|回复: 10
打印 上一主题 下一主题

[仿真讨论] DDR3差分时钟端接问题

[复制链接]

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
跳转到指定楼层
1#
发表于 2013-8-28 22:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
(1)在一个设计中,CPU挂了2个DDR3,差分时钟信号SCK和SCK#,走线拓扑结构为T型,原理图上的端接电路是从CPU出来SCK和#SCK上各串接一个0R电阻(SCK上为R1,SCK#上为R2,跟着它们之间跨接一个C1=10pF电容(原理图备注,此电容根据实际情况选贴200R,240R,10pF或不接等选择)。& o# G9 @5 n5 \; H" S& O4 t% |) Z
(2)SCK和SCK#的PCB走线上,串接电阻R1和R2和跨接电容C1相邻放置,且在T型拓扑的分叉点处,它们距离CPU端大约25mm;分叉点距离1#DDR3和2#DDR3的距离几乎相等,大约都为12mm。
- Y0 a8 f$ o2 I/ ~8 v% N(3)SCK和SCK#要求板厂做100R的阻抗。
) |+ d( ]# s: i; c
! Z. x; t2 e% B: Q- \: T1 b问题:
5 N  j4 S% J% z& v* Q- f3 D1.差分时钟SCK和SCK#之间跨接电容(或电阻)C1的具体作用是什么?它应该怎样取值?
0 e0 ^- L( s4 P3 _& c! Q# L2.为什么是做100R的阻抗,而不是50R?- H0 T! ~4 H" y; f

9 k/ B, O' h4 h9 N
4 U" s2 ?9 o. F7 E- n
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

2

主题

35

帖子

933

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
933
推荐
发表于 2013-9-6 12:01 | 只看该作者
dck 发表于 2013-9-6 09:05
9 ~) _: W) O/ v: ~哦,走线拓扑结构一样吗?我的是两片DDR3,时钟差分走T型拓扑,主控到分叉点大约25mm;分叉点距离1#DDR3 ...

: D0 \, ?) h# Q1 Q- D! h# _我们这边设置也是T型,主控到分叉点为40mm,分叉点距离两个DDR3大约各10mm,你怎么知道总线跑多少频率的呢?是在uboot设置的么?你DDRC最大多少频率?

20

主题

413

帖子

5131

积分

五级会员(50)

Rank: 5

积分
5131
2#
发表于 2013-8-28 22:29 | 只看该作者
忽然我都蒙了,发觉似乎有很多人会在 CK 与 CK#的端接电阻上又并一个电容,我的设计重来不用并电容,真的不知道原理何在,到底是为什么呢?

65

主题

192

帖子

1047

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1047
3#
发表于 2013-8-30 16:42 | 只看该作者
电容本意应该是想去除回沟,频率低时也许有用,但DDR时钟不建议用电容,会减缓边沿转换时间,可能导致采失效。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
4#
 楼主| 发表于 2013-8-30 17:59 | 只看该作者
今天查出来,跑不高的原因有可能是固件问题。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
5#
 楼主| 发表于 2013-8-30 18:01 | 只看该作者
joshuafu 发表于 2013-8-30 16:421 S8 `  t7 e1 H, z3 E5 _$ I
电容本意应该是想去除回沟,频率低时也许有用,但DDR时钟不建议用电容,会减缓边沿转换时间,可能导致采失 ...
% K! `+ m. L+ z5 ^! I4 E( f
去除回沟,是什么意思?

2

主题

35

帖子

933

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
933
6#
发表于 2013-9-5 14:31 | 只看该作者
我们公司做的DDR3就上拉一个120R电阻,再下拉一个120R电阻,就可以了。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
7#
 楼主| 发表于 2013-9-6 09:05 | 只看该作者
梧桐树2012 发表于 2013-9-5 14:31
: e) W7 c5 u/ c7 B; p+ n4 P# @我们公司做的DDR3就上拉一个120R电阻,再下拉一个120R电阻,就可以了。
6 ]+ r& v0 k3 G) x: m8 x6 Q
哦,走线拓扑结构一样吗?我的是两片DDR3,时钟差分走T型拓扑,主控到分叉点大约25mm;分叉点距离1#DDR3和2#DDR3的距离几乎相等,大约都为12mm。( ^1 ]5 n& u  z! k0 R. ^

+ D; j; z* H3 V, _
& c( j8 d2 S6 m现在我的还跑不是很高,通过软件修改ODT的配置也只跑360MHz。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
9#
 楼主| 发表于 2013-9-6 18:08 | 只看该作者
梧桐树2012 发表于 2013-9-6 12:01
4 H- Z5 I* G7 g7 C; Z+ y我们这边设置也是T型,主控到分叉点为40mm,分叉点距离两个DDR3大约各10mm,你怎么知道总线跑多少频率的 ...
2 p4 l1 ^0 I. \) O- ^
使用内存稳定性测试工具memtester,看能跑到多高速度。

25

主题

160

帖子

1510

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1510
10#
发表于 2013-9-14 09:12 | 只看该作者
梧桐树2012 发表于 2013-9-5 14:31% O% \) n  V+ f
! ~0 e! p7 G% Y4 q/ z6 L4 M我们公司做的DDR3就上拉一个120R电阻,再下拉一个120R电阻,就可以了。. K$ ^" Z& V) p5 j5 E8 D8 T7 b9 A; p+ k# l( p; K. L7 s, y" D
哦,走线拓扑结构一样吗?我的是两片DDR3,时钟差分走T型拓扑,主控到分叉点大约25mm;分叉点距离1#DDR3和2#DDR3的距离几乎相等,大约都为12mm。! K3 Z4 n  D% a4 |  A; D7 U' K- \
& j& c9 ?% w. v8 g" S
6 I6 g7 e; }; X% w* {6 L- {* J- U4 L) ]" n3 ?8 D/ l/ S
7 i+ Q  X' K3 R# @! D' d! ~现在我的还跑不是很高,通过软件修改ODT的配置也只跑360MHz。 ! K* ]3 H3 W1 ?4 o, q  J

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
11#
 楼主| 发表于 2013-9-14 10:04 | 只看该作者
多宝258 发表于 2013-9-14 09:12& c) x1 L' e" ~
梧桐树2012 发表于 2013-9-5 14:31
! S" [$ t9 ]7 D8 B! ~0 e! p7 G% Y4 q/ z6 L4 M我们公司做的DDR3就上拉一个120R电阻,再 ...

7 e* Q- n! U: M: j放置在什么位置?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-1 15:10 , Processed in 0.058979 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表