找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 8738|回复: 26
打印 上一主题 下一主题

请问DDR2时钟、地址和DQS线长度的相互关系

[复制链接]

29

主题

136

帖子

396

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
396
跳转到指定楼层
1#
发表于 2008-1-7 17:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问DDR2时钟、地址和DQS线长度的相互关系,先谢了
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!

2

主题

25

帖子

-1万

积分

未知游客(0)

积分
-11995
2#
发表于 2008-1-9 19:35 | 只看该作者
关注,我也正接触这个

3

主题

23

帖子

-1万

积分

未知游客(0)

积分
-11575
3#
发表于 2008-1-10 08:37 | 只看该作者
CLK\DQS要严格等长,地址线组内等长,CLK的差分线最好控制在5mil以内。

16

主题

184

帖子

868

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
868
4#
发表于 2008-1-10 13:20 | 只看该作者
LAYOUT 设计规则里面有,厂商会提供的。

16

主题

184

帖子

868

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
868
5#
发表于 2008-1-10 13:21 | 只看该作者
不同的机种有不同的要求的,相互之间都有联系

2

主题

29

帖子

258

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
258
6#
发表于 2008-1-10 13:31 | 只看该作者
仿真一下吧

32

主题

260

帖子

2412

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2412
7#
发表于 2008-1-10 16:26 | 只看该作者
这个要说起来不是一言两语能说明白的。3 K: U1 f) a9 L: ~( T' ~
要想找到这些信号之间的关系,首先要先明白工作方式,是同步模式,源同步模式还是其他的模式。
3 _+ X/ b) X6 p2 f' b) J整明白工作方式了以后再来计算时序,通过计算可以得到信号的飞行时间,再将飞行时间根据不同的走线层换算成走线的长度。! w. e# ^) p( D9 \+ T; ]7 m0 M: i
不能简单的套用,结合的仿真软件看一下信号的波形也是很必要的。

0

主题

175

帖子

674

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
674
8#
发表于 2008-1-13 23:03 | 只看该作者
目前也在做这方面的东东,我的理解,(从DDR开始)DQS是由CLK得到的,落后CLK0.75~1.25个周期,所以DQS和CLK等长最好,相差不多也不要紧.但DQS和地址是没有关系的,DQS是用来锁存DQ,而地址线,控制线仍然是参考的CLK.如果非要说有什么关系,那也是都是相对于CLK来说的

3

主题

27

帖子

-1万

积分

未知游客(0)

积分
-11992
9#
发表于 2008-1-14 12:41 | 只看该作者
原帖由 yangcanhui07 于 2008-1-13 23:03 发表
4 y; D8 y( R8 v: H! K; F9 K' N目前也在做这方面的东东,我的理解,(从DDR开始)DQS是由CLK得到的,落后CLK0.75~1.25个周期,所以DQS和CLK等长最好,相差不多也不要紧.但DQS和地址是没有关系的,DQS是用来锁存DQ,而地址线,控制线仍然是参考的CLK.如果非要 ...
" _7 d8 f0 o+ d% L" \4 s
6 q- Q" J" |* a/ m
看来还是理解原理最重要啊

32

主题

260

帖子

2412

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2412
10#
发表于 2008-1-14 13:30 | 只看该作者
很多的设计不一样,参考的数据也都是不同的,有一些DDR的发送数据和接受数据采用的时钟是不一样的,例如:发送是以时钟为参考的,接受确实以反馈时钟做为参考。5 \; E: N5 ?& f0 n
做DDR设计首先搞清楚工作方式,千万不可套用。
5 t3 Y) s5 N* Q  H% u8 Y) d. y最好自己搞清楚自己设计的工作方式,做过很多的相关方面的设计,知道任何一个接受或者发送的芯片改变,整个的仿真工作都是要从新开始的,而且如果芯片更新换代,仿真也需要更新的。
* z5 P# v* F0 Y3 F! ^* _5 w很忌讳套用的,哎,感觉大家说仿真的东西为什么这么轻易的出结论呢,结论是在特定的环境下才正确的。

点评

说得很在理,这才是工程师的具备的东西  发表于 2012-7-5 13:27

29

主题

136

帖子

396

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
396
11#
 楼主| 发表于 2008-1-14 14:08 | 只看该作者
原帖由 sleepyingcat 于 2008-1-14 13:30 发表 $ N) |6 e5 ~/ _" h4 _
很多的设计不一样,参考的数据也都是不同的,有一些DDR的发送数据和接受数据采用的时钟是不一样的,例如:发送是以时钟为参考的,接受确实以反馈时钟做为参考。
4 Q7 A! G, M" J1 w做DDR设计首先搞清楚工作方式,千万不可套用。
, v" e+ B! M! n$ W# o% ~最好 ...
6 [/ e1 Z  I' t' q
# y. j! [( a0 F: j2 ?& Y4 ^
听君一席话,胜读十年书

8

主题

78

帖子

-8916

积分

未知游客(0)

积分
-8916
12#
发表于 2008-1-15 16:32 | 只看该作者
楼上的高手们,能不能指教如何分析ddr的工作方式啊!我正在做这方面的工作,谢谢各位了……

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
13#
发表于 2008-1-18 08:10 | 只看该作者
原帖由 sleepyingcat 于 2008-1-10 16:26 发表 3 A- q" F/ I# C- b  `# Q& {
这个要说起来不是一言两语能说明白的。
, l5 m3 M; C+ |要想找到这些信号之间的关系,首先要先明白工作方式,是同步模式,源同步模式还是其他的模式。
$ w/ M/ ?% F7 W: @; J1 b* J1 ~, x( L整明白工作方式了以后再来计算时序,通过计算可以得到信号的飞行时间,再将飞 ...
) g1 F8 D  j6 b
6 y, L2 w9 m  H7 A
赞同!!!

0

主题

3

帖子

-1万

积分

未知游客(0)

积分
-11988
14#
发表于 2008-1-22 11:39 | 只看该作者
简单的说就是CMD参考到每一片memory chip的CLK,而DQS则是参考到这个CLK,最后是每一小组的8根数据线还有dqm线参考到DQS

29

主题

136

帖子

396

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
396
15#
 楼主| 发表于 2008-1-22 13:47 | 只看该作者
OK,这里面学问真是不少,非常感谢各位,现在layout已经完成,等产品出来,一定重谢各位。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-29 18:32 , Processed in 0.065084 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表