找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2315|回复: 18
打印 上一主题 下一主题

面试官提的问题,高手进来看看

[复制链接]

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
跳转到指定楼层
1#
发表于 2011-10-24 16:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上个星期去面试,那个面试官给我提了好多好多问题,那些问题都回答得很好,什么参考层呀,什么阻抗匹配呀,什么层的设计之类的,到最后他问我DDR3的线分几种,我说分数据,地址,时钟,和控制线,他然后又问,这些线是怎么分布的,真把我给问倒了,我是真不太清楚,现在回过头来想想,虽然DDR那部分的线确也走过三四块,但是怎么分布确实没怎么注意过,而且以前走的也不正当。请问下高手们知道不,知道的分享下,不盛感激。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!
摆脱依耐,自强不息。

6

主题

182

帖子

135

积分

二级会员(20)

Rank: 2Rank: 2

积分
135
2#
发表于 2011-10-24 16:57 | 只看该作者
不明真相,强力围观。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
3#
 楼主| 发表于 2011-10-24 17:01 | 只看该作者
就是几根数据线一起走,中间有控制线和时钟线,还有地址线是多少根线走一组,
摆脱依耐,自强不息。

47

主题

1029

帖子

6003

积分

五级会员(50)

Rank: 5

积分
6003
4#
发表于 2011-10-24 20:21 | 只看该作者
数据线走一层, 地址线和控制线走另一层,  这样不会打架. 如果板子有很大的空间,数据线走第3层 很理想了,如果第3层空间不多,走表面层,就要注意同组 不能乱穿层,:地址线和控制线还有其他的线,走第4层 可能空间不够, 走表层也行,但要走在一起,不能串数据线

评分

参与人数 1贡献 +5 收起 理由
sikixu + 5 高手呀~~~~~~~~

查看全部评分

单车坏了,上班就迟到,上班迟到心情就不好。

47

主题

1029

帖子

6003

积分

五级会员(50)

Rank: 5

积分
6003
5#
发表于 2011-10-24 20:24 | 只看该作者
时钟 走在中间, 地址线 没有多大的要求 ,统一走在一起就好了
单车坏了,上班就迟到,上班迟到心情就不好。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
6#
 楼主| 发表于 2011-10-25 08:50 | 只看该作者
就拿八层板来说了,四颗DDR数据线有44根线,包括控制线和数据时钟线
摆脱依耐,自强不息。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
7#
 楼主| 发表于 2011-10-25 08:52 | 只看该作者
但是我们公司有一块板是过了ISO9000验证的,我看了一下,那44根线他们是走了第三和第六层。
摆脱依耐,自强不息。

13

主题

702

帖子

2118

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2118
8#
发表于 2011-10-25 15:57 | 只看该作者
ISO9000验证的???

47

主题

1029

帖子

6003

积分

五级会员(50)

Rank: 5

积分
6003
9#
发表于 2011-10-25 16:42 | 只看该作者
单车坏了,上班就迟到,上班迟到心情就不好。

1

主题

29

帖子

-8933

积分

未知游客(0)

积分
-8933
10#
发表于 2011-10-25 16:43 | 只看该作者
楼上的都是高手啊……

5

主题

101

帖子

664

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
664
11#
发表于 2011-10-30 00:27 | 只看该作者
楼上的多是高手,画了一世PCB,就做过二块双面的PCB,另的全是单面的。

41

主题

534

帖子

-8082

积分

未知游客(0)

积分
-8082
12#
发表于 2011-10-30 21:56 | 只看该作者
1,参考层:传输线是由信号及返回路径构成的,参考层就是为信号提供一个最短的回流路径9 K: s8 `3 q3 l' C9 T
2,阻抗匹配:即让传输的信号从发送端完整的传送到接收端,当阻抗不匹配时,信号会发生反射,即信号没有全部传输到接收到,有一部分反射回来了,当阻抗匹配时,功率达到了最大
2 B6 y4 c+ a- ]$ o3,层的设置:即对于多层板层的分布方式,哪层设置为信号,哪层设置为平面(电源或者地),当层的排列方式确定后,针对需要的线的阻抗,即可确定信号层的线宽线距,这块主要考虑两个方面:i,信号质量尽量比较优,ii,成本,这个就需要折中考虑。

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
13#
发表于 2011-10-31 09:36 | 只看该作者
DDR2数据线分四组:
' e# }6 J+ A/ v* e6 b1组0~D7,DQM0,DQS0_N,DQS0_P6 x5 o) q+ r5 d* o1 x+ p* G
2组8~D15,DQM1,DQS1_N,DQS1_P
. i) z5 u4 q9 d- w# ]3 @4 Y3组16~D23,DQM2,DQS2_N,DQS2_P  l" \, B0 E; Z, L4 u
4组:D24~D31,DQM3,DQS3_N,DQS3_P( p# a& M: r' L' J; O

* `/ \, Z$ K( x1 Y9 \每一组同层同组走线,过孔数量应一致.误差不超过25mil
/ w. r! |/ X* m2 A8 ^! ?! h2 _
* r# N7 H$ c# k9 t. ~地址线:A0~A11/ P  U- V4 C8 p6 ?1 F4 G( H' s
5 N. a: z6 U" y  r
控制线:WE,CAS,RAS,BA0,BA1,CS,CKE8 H! n; i2 _) z& W  \9 r/ h
8 z) h9 F4 Q5 ]% N
差分时钟:CLK,CLK#
4 `+ B' M5 G4 o7 J9 q2 J) j
: N; o$ q( K. h( _7 s* t地址,控制,差分时钟可设置为同一个CLASS,布线拓扑结构优先采用远端分支(T形)
9 z- ^! M7 R7 c# s2 f+ Q$ P) {9 V# d8 Q+ A* w/ n
误差可用100mil6 L" @6 t' T3 g& G) L4 D

& w! G: J) o2 o  i5 k5 Z( L

点评

这个已经很详细了  发表于 2011-11-11 11:54
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

16

主题

133

帖子

1111

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1111
14#
发表于 2011-10-31 10:35 | 只看该作者
我以前的做法跟Jimmy说的差不多,只是出BGA到第一个过孔的长度、DIMM到第一个过孔的的长度有要求,前者好像是50mil,后者是200或者300mil, ]. h$ D( d# b# M& ^3 ~5 U
DQM0要紧靠DQS0_N,DQS0_P走线" L3 y2 L- @* P9 `
以时钟信号长度为基准,其他信号线的长度误差有一定范围,同种信号线长度跨度也有要求,如地址线(max-min)是1000mil等。
' f6 o: T: g: n' P以前画的DDR3,分两个通道,信号线分8组

47

主题

1029

帖子

6003

积分

五级会员(50)

Rank: 5

积分
6003
15#
发表于 2011-11-11 11:55 | 只看该作者
DQM0要紧靠DQS0_N,DQS0_P走线 还有这事吗,我只知道同组要走在一起.
单车坏了,上班就迟到,上班迟到心情就不好。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 16:36 , Processed in 0.073846 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表