找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2828|回复: 6
打印 上一主题 下一主题

请问大家,orcad生成allegro网表,相同名称的IC引脚报错,怎么处理?

[复制链接]

80

主题

208

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
跳转到指定楼层
1#
发表于 2008-6-17 18:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
生成allegro网表的时候,芯片上的不同引脚的名字相同,它就报错,因而不能生成网表。
% \4 s# R, i* e" C8 g3 x3 ?芯片上不同的引脚名称相同很正常啊,这个不算什么错误。
- Q7 N; o7 x( d. ]7 d6 N1 Q3 F, M
请问大家怎么解决这个问题的呢?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

2

主题

63

帖子

-1万

积分

未知游客(0)

积分
-11961
2#
发表于 2008-6-17 23:31 | 只看该作者
建symbol偷懒了吧, 全都用了IO属性吧
, \6 [4 x3 N$ Upower pin重名可没问题

80

主题

208

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
3#
 楼主| 发表于 2008-6-17 23:55 | 只看该作者
原帖由 darkradx 于 2008-6-17 23:31 发表 , ]! M- H( Y8 g% H3 T. j0 {
建symbol偷懒了吧, 全都用了IO属性吧
" D3 F: v( _" g  V" jpower pin重名可没问题
( A4 K! h1 s6 t. [  o$ b

0 |6 G5 g& C8 R5 V8 ~2 [嘿嘿,FPGA啊,IO是不能做成power的,看来只能改成不同的了,这个规则真怪异

13

主题

51

帖子

-1万

积分

未知游客(0)

积分
-11738
4#
发表于 2008-6-18 12:24 | 只看该作者
用Other导就不用修改相同引脚名称.
1 ^% y6 i7 _4 v但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.

评分

参与人数 1贡献 +5 收起 理由
superlish + 5

查看全部评分

80

主题

208

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
5#
 楼主| 发表于 2008-6-18 13:25 | 只看该作者
原帖由 qtec_pdd 于 2008-6-18 12:24 发表
6 y# H$ H1 D. ^$ f用Other导就不用修改相同引脚名称.- P: G0 y; F) ^
但在PCB中同样也要用Other导入,还要生成元件的Dvice,要把库加载到config_path中的dev_path下面.
0 v6 g7 j. l4 m9 a! s- t
/ t; J. X5 x+ t! ?" v+ B) y
是啊,用other可以。
2 Z$ S2 s1 P& J- j不过生成deivce很麻烦,还不如把元件的引脚改一下来得快,唉!

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
6#
发表于 2008-6-19 08:53 | 只看该作者
另外,我觉得如果用other的话,就不能无缝链接了,有点不方便。我赞成修改为不同的命名,
, O2 O4 Z8 r* w0 G' u  z0 k! {" B如gpio1,gpio2.。。。呵呵!

2

主题

21

帖子

-8972

积分

未知游客(0)

积分
-8972
7#
发表于 2011-9-29 14:52 | 只看该作者
正在学习中
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 22:32 , Processed in 0.059859 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表