找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1794|回复: 4
打印 上一主题 下一主题

STUB的长度!

[复制链接]

8

主题

91

帖子

1783

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1783
跳转到指定楼层
1#
发表于 2008-4-14 09:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我有一个板是4个FPGA的信号完全相同,要求连接,我们按菊花链连接,但从菊花链连接到每个FPGA上的STUB线顾客认为太长,不知道究竟多长以内是合理的?跟什么因素相关?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
2#
发表于 2008-4-14 12:00 | 只看该作者
既然你已经完成layout工作,不妨做一下后仿真。! X! C7 r0 @- t; n# z4 ]: N
菊花链拓扑理论上讲stub应该尽可能的短,但对于实际layout很难做到。
! t& C% _+ Z' e  o7 r: I你可以通过仿真确定stub的合理长度。
sagarmatha

8

主题

91

帖子

1783

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1783
3#
 楼主| 发表于 2008-4-16 12:38 | 只看该作者
对STUB线的长度有没有一些规定呢?或者经验?

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
4#
发表于 2008-4-19 09:27 | 只看该作者
由于实际系统的频率,上升沿速度(当然,更具傅立叶分析频率和上升沿速度是有关系的),驱动能力,特征阻抗,propagation delay,负载情况,拓扑结构等种种因素的限制,没有说一个固定的stub长度是适合于所有情况的。只能说尽可能的短。你通过仿真很容易得到实际系统的stub推荐长度的。: }+ u. y9 V) m  t1 Q1 g6 V

' G7 I+ G/ C0 K( x7 i- F3 O3 ]如果仿真对你在很的很困难的话我帮你做
sagarmatha

21

主题

281

帖子

1518

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1518
5#
发表于 2013-2-25 09:16 | 只看该作者
专业回答,stub长度不能超过信号上升沿的1/5的时间延迟9 h1 M5 v9 v' ]& h
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 19:44 , Processed in 0.062100 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表