找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1040|回复: 3
打印 上一主题 下一主题

怎么样消除地上耦合的时钟信号噪声

[复制链接]

67

主题

168

帖子

1711

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1711
跳转到指定楼层
1#
发表于 2010-1-6 12:41 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近做了一块板子,ADI的dsp(ts201)+altera的一个FPGA,叠层结构是top/GND/S1/S2/POWER/BOTTOM,由于限制了成本,电源层分割的很多,最后从duc出来并滤波的中频信号有一个将近8mV的60M时钟耦合信号,这样这个模拟信号的动态范围估计达不到。时钟信号是这样分布的:60M晶振经AD9510分配给了fpga、dsp、sdram和duc(均是60M);其中fpga和dsp的时钟走S2,duc和sdram的时钟走S1;我想问下这个耦合的噪声是不是由于时钟信号回流平面不完整带来的,要怎么补救?还有就是S1和S2的回流平面是不是GND和POWER,这样fpga和dsp的时钟信号会不会就耦合到地中了,要怎么弥补,请高手帮忙一下,谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

1

主题

91

帖子

1490

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1490
2#
发表于 2010-1-6 21:09 | 只看该作者
如果能排除直接耦合的话,应该是PG的问题!加耦合电容让地阻抗小点儿。S1、S2 return path应该分别是GND,POWER

11

主题

95

帖子

978

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
978
3#
发表于 2010-1-8 17:57 | 只看该作者
我个人觉得 耦合到地上的噪声没必要消除0 c, [5 v1 E6 u) A8 z
噪声耦合到地上证明其基本返回路径是地 而不是耦合到其它pcb布线上或者由空间辐射返回- v# l& b" b4 C& X2 g! \9 L
重点是降低噪声在地平面上IRDrop,使地阻抗在噪声频域范围内有很小的阻抗。这样噪声就不会叠加到其它共地端的电路上了,貌似是这样

0

主题

7

帖子

-8975

积分

未知游客(0)

积分
-8975
4#
发表于 2010-1-21 23:44 | 只看该作者
First make sure you terminate the clock net properly. In many cases, it is the reflections on a poorly terminated clock net get on to the power/ground net. This phenomenon was discussed at Designcon2009.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 13:21 , Processed in 0.057303 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表