2 E: @$ c" @8 C" A5 ^% D- J Y+ J& |/ }& @" e
2、类似于DDR2这样的源同步时序系统,对走线长度到底有没有约束?我个人认为源同步时序只对走线等长有要求,但部分论文中也出现了使用静态时序分析得出对走线总长度的约束。这是作者本人的理解错误,还是确实有关系? Q4 S4 ~& W8 p: Q& }" b. L o2 H6 f2 ?% F' X' k' M' k# |
) L. Y a4 K$ `9 ?7 W% M$ C) a( d" j5 p4 ?/ g- L
3、采用freescale的MPC8548作为输出,在仿真时得到的波形,转折点非常尖锐,整个波形呈梯形。而我查阅其他论文中提供的相关波形,转折处均较非常平滑,波形近似正弦波。这到底是仿真设置的问题,还是厂家提供的IBIS模型的问题?