找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1885|回复: 14
打印 上一主题 下一主题

请高手讲解一下并联端接原理吧

[复制链接]

3

主题

22

帖子

404

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
404
跳转到指定楼层
1#
发表于 2010-8-20 00:29 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

, `9 K6 K4 N: D! E! M如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:  B+ c. D* B/ J( I1 [1 l2 i  t% @
1、为什么加入Rp以后,整个电路的阻抗就匹配了呢?
% w/ H. z) s2 O6 |2、为什么要求Rp=Z0,也就是说这是怎么算出来的?
& ~6 N( q! s1 f. _& Q
2 Y, N" j  I% h; `$ V. X9 s# \% E请大家不吝赐教哈。谢啦!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
2#
发表于 2010-8-20 09:31 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 09:35 编辑
. r7 t  M9 V& T! o% e6 i  [2 J% O; d% l+ M* J2 s
其实这个问题并不难,
4 B# I7 b% H# ~9 Q: T# X
, S# x- o* |& `# b我们不防换个思路想想,不端接会怎么样????
/ j1 ]- h0 R/ f8 n1 N+ z% A8 x+ C+ x6 b0 x
sorry,卖个关子,大家一起讨论下吧!

3

主题

22

帖子

404

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
404
3#
 楼主| 发表于 2010-8-20 10:36 | 只看该作者
版主被卖关子啦,小弟急:)0 I1 H. B! l1 r% e, f. ~# @
7 G0 R: Q2 F( X3 _1 z
对于端接电阻下拉到地的方式,我的理解是:端接电阻和负载并联,由于负载输入阻抗很大,所以并联总电阻约等于Z0(端接电阻值等于Z0),则传输线和负载总阻抗基本匹配,从而基本消除反射。
+ K- ?; i4 O# C1 x: o" Y- L" Y, \  `5 m) W- R
你看这样理解对吗?
4 H' a) f% e$ i  T" l; w& d3 Q) ?/ t+ w! }, n. O/ W2 r4 R
对于端接电阻上拉到高电平就不怎么理解了,请指教。

65

主题

192

帖子

1047

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1047
4#
发表于 2010-8-20 11:27 | 只看该作者
楼上理解很对,上拉到高电平是一个概念,而如果同时上拉和下拉,则相当于这两2个电阻并联,并联值等于Z0即可。

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
5#
发表于 2010-8-20 12:17 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 12:20 编辑 & v: [) \' @$ l# S
% ]5 F& M, ~. ?/ s  v' T, T
理清思路:
5 u- B/ T4 D# Z8 [  }) ^1 U; `/ _$ [$ o  L/ H! p
1.下拉如果不接的话,负载处于空载状态下,反射系数是1,电压完全反射回去,反射回来的电压叠加在原电压上,很有可能会击穿芯片。; q0 s: ?3 {% ]
3 W9 _, O  U- D
2.上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求.不过电压翻转时有直流功耗。

3

主题

22

帖子

404

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
404
6#
 楼主| 发表于 2010-8-20 16:22 | 只看该作者
回复 5# shark4685
- ]* s& I( l" t' G' k* r9 ]
1 N/ V  }6 ]+ {1 S( t+ m( i( q! q" a  U- b3 x& U- a# J
shark4685,上拉方式是如何达到阻抗匹配的呢?6 Q, k( T" ?7 t

5 |4 u2 g5 k- W还有,你说的“上拉到高电平是为输入信号提供独立的电压源,来满足电压跳变速度的要求” 这句话如何理解?能举个例子吗?我理解上拉到高电平为输入信号提供了偏置电压,拉高了低电平。“满足电压跳变速度”是什么意思呢?+ H8 s: ~2 Y& z1 ?0 B/ m
* p; G- h3 t- ]7 s1 j4 K9 w: i; r
谢谢!

25

主题

118

帖子

398

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
398
7#
发表于 2010-8-20 17:52 | 只看该作者
恩,不错的讨论,大家可以都多参与。
仿真达人

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
8#
发表于 2010-8-20 22:25 | 只看该作者
本帖最后由 shark4685 于 2010-8-20 22:30 编辑
  Z7 l- n) ]2 r. V, w5 x- L1 s  w1 `
数字信号在传输的过程中,电压的幅度和上升延和下降沿都会衰减,
* \3 N8 g) V$ B! V
! ]5 `/ ^% C! v4 S& g1 t0 {, B  b在末端上拉,可以补偿电压衰减的幅度,补偿上升时间,从而提高电路的驱动能力,
3 M( @! B& ]/ K' m) w$ @/ h7 o6 _) v4 _# I3 G, j. r0 s9 U  l
你可以用仿真软件自己搭个简单的拓扑结构,仿真下,
- R/ i* T. E( ]
0 U2 `2 X1 u" V对学习这些匹配方式还是有很好的效果的!

3

主题

22

帖子

404

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
404
9#
 楼主| 发表于 2010-8-21 20:48 | 只看该作者
上拉方式是如何达到阻抗匹配的大佬们一直没说,我也一直糊涂中。。。。。。* s' R, t5 k7 i1 x
/ p6 A* \( E) J+ m2 }" m
谁给讲讲吧。

20

主题

413

帖子

5131

积分

五级会员(50)

Rank: 5

积分
5131
10#
发表于 2010-8-21 21:06 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:9 w* C4 c9 K! J8 Q, U
1、为什么加入Rp以后,整个电路的阻抗 ...+ |7 N% _: I! ^8 e! L' y
liudows 发表于 2010-8-20 00:29
  d. W& B& u: ^/ b) S& O3 h0 W
我猜這是一個講解概念的簡化電路,若單邊上拉或下拉,會造成邏輯電平的不平衡,不是一個理想的端接,但若是把它看成 SSTL 的戴維寧端接就比較可以理解,
( f; ]. o! V, F- B! A0 i5 M  T其中在輸入端點同時接一個等值的上拉及下拉電阻,在高頻時就就相當於兩個電阻並聯,這個並聯的電阻值若等於傳輸線的 Z0,則為一個理想的端接結構,這就
3 n( z0 {: n6 u& v: b: Q/ |相當於一個連結到 1/2 VDD 的並聯端接電路。

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
11#
发表于 2010-8-22 10:33 | 只看该作者
实际的端接境况往往是多种结合的方式,楼主详了解各种端接的利弊,
  D1 F; Y& B, [" C: H: e* i4 g0 c" P) Q* w1 Y& {# K
在实际设计情况中,根据PCB的设计情况,结合仿真,
6 d/ o: x" k* G4 }
9 G# H0 l: V8 J/ f  c9 Q合理的添加端接是最好的办法。

3

主题

82

帖子

227

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
227
12#
发表于 2010-8-22 16:32 | 只看该作者
最好自己用软件仔细看看,研究一下。% E& j1 H& i6 u! p7 Q
并联端接要注意驱动器的驱动能力,不是什么片子都适合并联端接的。& M& \+ e4 @2 D
还有注意并联端接对高低电平的影响。

3

主题

22

帖子

404

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
404
13#
 楼主| 发表于 2010-8-23 13:29 | 只看该作者
回复 12# 于争 , V3 j" A- L: I% y: n- u
: }$ c) z; R. J! Y8 m2 j

, I4 ^: x1 f3 k, N    博士,刚学完你的教程呢,还没开始学仿真。现在只是想从原理上来理解。期待你的仿真教程。

4

主题

34

帖子

-8936

积分

未知游客(0)

积分
-8936
14#
发表于 2010-9-3 16:10 | 只看该作者
  于争是那个大名鼎鼎的于博士么???????

1

主题

91

帖子

1490

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1490
15#
发表于 2010-9-3 17:53 | 只看该作者
如上图,Rp是并联端接电阻。按照要求,Rp应该等于Z0。我不太明白:: O( l) E$ Z! A- L
1、为什么加入Rp以后,整个电路的阻抗 ...
+ P: J, D; S# ?4 K8 s+ Qliudows 发表于 2010-8-20 00:29

7 r; w+ A) M4 Z0 O* L! i0 Z: X; M  ~! m

2 L4 C1 C# g; E: h  电容较小,信号slew rate有限,所以buffer容抗很大。
) ]( G3 H* ?) ]% D8 P4 ?不过这么接,功耗也上去了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 15:17 , Processed in 0.070813 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表