找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1078|回复: 7
打印 上一主题 下一主题

[仿真讨论] [求助]地平面分割问题

[复制链接]

5

主题

28

帖子

909

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
909
跳转到指定楼层
1#
发表于 2013-1-29 15:15 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 zebar 于 2013-1-29 15:20 编辑
2 v' r: |1 z. I8 m- M% S2 k# i6 z! U+ |" t
一块CPCI板,上面有功耗8W的处理器,四片DDR3,两个功耗各6W的FPGA,1片1Gsps ADC,1片2Gsps DAC,1路本地时钟PLL(出2GHz和1GHz差分时钟)。6 D; x' i. J  w) J# [1 H! Y( w
数字电源用CPCI 3.3V,再DC-DC;模拟电源用CPCI 5V,LDO。5 j- U3 u$ z7 R* O" z% x( x$ O- c
有两种地平面处理方法:
0 J& L& S! p7 n7 s1. 不分割,全一个地
9 {4 F! j- ^2 U2. 分割成两个地。. M+ W) ^# i% ]/ s: U5 y; ^8 {* S
请问这如何处理?若是分割,模拟地应该从什么地方切开?/ M* N$ q; Z8 }; y4 Y3 [* a
能否通过仿真来在设计阶段就找到好的处理方案?是PI分析吗?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
2#
发表于 2013-1-29 15:27 | 只看该作者
1、当然要分割……模拟地平面上方的都是模拟器件和模拟信号线,数字地平面上方的都是数字器件和数字信号线
' k7 z$ D0 i1 A& i2 |2、如果要PI仿真的话,最好参考Siwave和Sigrity这两个的仿真

5

主题

28

帖子

909

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
909
3#
 楼主| 发表于 2013-1-29 15:32 | 只看该作者
本帖最后由 zebar 于 2013-1-29 15:33 编辑 . s5 d  _/ M9 F: k8 A3 a

) Q+ ]; O2 a' |) e若分割,分割点在哪里合适?% J% k0 j) `9 @
AD、DA、时钟都是差分线,考虑SI的话,就得从器件的底部就开始分割了,可这样就带来其他好多问题。
% j( k3 a6 [0 V! \还有就是地的连接点放在什么地方?

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
4#
发表于 2013-1-29 15:33 | 只看该作者
不分割也没问题的,只要信号路径清晰是没有问题的。

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
5#
发表于 2013-1-29 15:40 | 只看该作者
zebar 发表于 2013-1-29 15:32
6 Z1 y8 Q7 ]$ u, e! p若分割,分割点在哪里合适?
2 T! L$ E( s' i" dAD、DA、时钟都是差分线,考虑SI的话,就得从器件的底部就开始分割了,可这样 ...

+ {+ W6 _8 w! S: r, Q  p在AD、DA下面分的。在器件下面分地不会产生SI问题(你应该是说最小回流路径问题,但是在做SI仿真的时候,我们只考虑驱动端到接收端。至于芯片驱动端的信号是由数字还是模拟信号还是射频信号而得来,都和驱动端没有关系。这就是数字信号的信号再生的概念)

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
6#
发表于 2013-1-29 15:42 | 只看该作者
willyeing 发表于 2013-1-29 15:33
0 Y% e- k7 ]0 b# I0 b不分割也没问题的,只要信号路径清晰是没有问题的。

1 V7 X( B" t2 V( ?! U& S- h) X) g你所说的其实就是数字和模拟分开,信号线、器件不交叉吧?

5

主题

28

帖子

909

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
909
7#
 楼主| 发表于 2013-1-29 15:49 | 只看该作者
eeicciee 发表于 2013-1-29 15:42 : ~% h8 u. p! `$ l
你所说的其实就是数字和模拟分开,信号线、器件不交叉吧?

. h/ ~. a9 p& {* ?. O% n用PI/SI工具能在前期设计时对分割/全平面两种做出量化分析吗?

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
8#
发表于 2013-1-29 15:54 | 只看该作者
这个我就不知道了,要有专门的SI/PI工程师才知道。数字我的知道一点,模拟的我一点都不清楚啊。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 21:44 , Processed in 0.057578 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表