找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5053|回复: 7
打印 上一主题 下一主题

请教高手DDR2设计问题。。。

[复制链接]

4

主题

15

帖子

-8961

积分

未知游客(0)

积分
-8961
跳转到指定楼层
1#
发表于 2009-4-27 12:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我用4片micron533MHz 的MT47H128M16,看见DIMM设计都会在DQ,DQS前面串联22O电阻,BA,RES#,WE#...前面串联个3O或5O电阻
  f8 V. L" b* ~9 s3 T0 d1、我使用分离器件,如果使用ODT,是不是DQ,DQS前面不用添加22O电阻,如果加电阻,是加在靠近DDR CONTROLER还是靠近DDR2 SDRAM,
/ T$ Y( D- V$ G1 O2、4片MT47H128M16需共用BA,RES#,WE#,等信号,是不是最好串联一个3O电阻,然后分支,在3O电阻前走线接RTT匹配电阻。: |& ~" q: {+ ^$ U  C4 D
请高手指导下我设计。。。谢谢~
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
2#
发表于 2009-4-27 16:08 | 只看该作者
感觉你的设计还没入门,主要是没分清你设计的东西的原理。# \0 s8 l  S- r; R
" z; j: n  w# c9 c1 P
简单几个问题,你设计加串阻干什么?如果用ODT,那个器件支持ODT,那个不支持,还是都支持?
; s9 f# q* F. |4 T- r  r1 S1 K你的RAM是什么拓扑结构,你分析过吗?不同的拓扑,不同的端接设计。

4

主题

15

帖子

-8961

积分

未知游客(0)

积分
-8961
3#
 楼主| 发表于 2009-4-27 17:17 | 只看该作者
以前没有做过DDR2的设计,看别人的一些设计都是采用DIMM结构,我现在要直接用内存颗粒,连接方面就有些蒙了,
5 g. o4 m+ }* r( z我的DSP是飞思卡尔的MPC8640,和DDR器件都支持ODT,' `( o: H- b: u# r9 [+ [5 E. n) A& t
准备采用micron推荐的补偿结构,没有串联衰减电阻,BA,RES#,WE#...末端加上RTT的并联端接,DQ,DQS不需要端接。
1 Z4 ~2 C6 C# Y现在就是BA,RES#,we#等需要同时驱动4块片子,我的端接改怎么连接啊,直接分支驱动,每块内存颗粒后面都并联端接,还是中途直接(或加1小电阻)分支,只端接一次。- O. L3 V! z5 W8 k9 g8 m: v- o5 `  U
请大侠指导哈。。。

4

主题

15

帖子

-8961

积分

未知游客(0)

积分
-8961
4#
 楼主| 发表于 2009-4-27 17:20 | 只看该作者
我的RAM是4块16位的RAM,并联成一个64位的RAM,地址驱动线相同

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
5#
发表于 2009-4-27 17:25 | 只看该作者
[quote][/quote], M$ C. I2 {# T9 @* c
现在就是BA,RES#,we#等需要同时驱动4块片子,我的端接改怎么连接啊,直接分支驱动:# F) _( L& c$ z6 i! S
liqiangln:你的回答中,已经告诉我了:BA,RES#,WE#...末端加上RTT的并联端接
% c5 C7 B7 c/ G: B1 f就是你的设计是采用菊花链的结构,是可以的。不过看你的速率了,太高了,也不建议菊花链,可以采用T型的。
: ]" |' W8 x, f' }* @6 @( NDDR2如果想上1033M,必须T型,如果你就是533M,菊花链没问题。

4

主题

15

帖子

-8961

积分

未知游客(0)

积分
-8961
6#
 楼主| 发表于 2009-4-27 18:48 | 只看该作者
版主,我采用T型结构,需要对每个分支分别进行阻抗匹配,
. w2 n+ I# |" _  Z还是在分支节点进行阻抗匹配啊?

22

主题

52

帖子

189

积分

二级会员(20)

Rank: 2Rank: 2

积分
189
7#
发表于 2009-4-30 16:02 | 只看该作者
VTT做一次就可以,BA,RES#,we#串电阻后上拉到VTT再分成多路% j2 M" V6 s* X$ m
placement 的时候有两种方法:# `* g( B$ |4 g4 J2 H
1.CPU, BA,RES#,we#串电阻.VTT电阻,DDR: |# G6 \7 L5 o1 X0 |7 s
2.CPU, BA,RES#,we#串电阻和VTT电阻 top 和bottom 对贴. DDR
5 W: f6 ?% s. q, G2 bBA,RES#,we#------信号经串电阻后,上拉到VTT,然后一分二,分别走到两片DDR中间再自第二次一分二

22

主题

52

帖子

189

积分

二级会员(20)

Rank: 2Rank: 2

积分
189
8#
发表于 2009-4-30 16:08 | 只看该作者
https://www.eda365.com/viewthread.php?tid=20332&extra=
+ \7 R$ h( n% X+ _, m或在资源区找# m: g/ [  ^! v7 G, C) n) R, }, g
DDR layout guide
3 U: ^! T8 v1 p0 `# O
3 j4 `- W3 I8 z8 h$ z' Y有我发的MPC DDR的layout guide
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-23 21:39 , Processed in 0.062648 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表