EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Cadence_CPG_Mkt 于 2018-3-29 13:32 编辑 3 D$ Y8 @; }! n o0 o( ]
$ K: E' [, _' j5 `" F6 D; @+ `
% C; s% O! K5 e6 H2 J6 O1 m( u现在,您不仅可以自由选择die和wire的配置,更可以自由设计衬底的形状。 4 G8 A( J0 l4 d, p
我们已经更新了Cadence® SiP Layout 17.2产品中的Design Variant功能来帮助您实现这一点——用同一种设计生成不同封装制造工艺的子设计。该功能将允许您指定pad、cline和shape的范围: + Y; V( p- g, t! T: t) U, I
3 `7 W x1 O* K2 G' a6 F' |
(注:该功能可以在SIP Layout XL的Manufacturing --> Design Variants目录下找到。) & ]7 m- W X+ o, N) }+ K2 Z
工艺变化会对DRC和信号完整性产生重大影响。尽管针对数据库生成的图形进行偏置并不罕见,但是我们的功能将允许您以自己指定的最小、标准和最大尺寸生成新的数据库版本。同一约束条件、 DRC和信号完整性工具可以像在初始设计中一样在新生成的数据库中运行——例如,如果设计一个5um宽的cline,在工艺中会产生5um +/- 5%的误差,那么这种变化将如何影响DRC和特性阻抗?从产量或信号完整性的角度来看,设计的哪些领域又对工艺变化最为敏感?这些问题您都可以在我们的产品中得到解答。更多关于Cadence® SiP Layout 17.2产品的功能介绍, 请您查看如下链接:升级到Allegro 17.2-2016的10大理由
" C3 f/ R* v+ Z% J3 m; V/ k% x $ ^! {/ x ]8 X0 v' M$ f# r9 ~
如果您对Cadence® SiP Layout 17.2产品的功能特性有任何疑问,欢迎您在公众号后台留言, 我们会在今后的文章中为您答疑解惑;如果您在使用该版本的过程中发现任何问题或有任何改进意见,我们将十分期待您的反馈和建议。
$ \/ i, Q' Z1 F$ z$ s9 C" v; L- H& s1 k8 @
Cline (-5%)7 S6 s% }6 x9 [5 h" V% W& d
: N: l; |+ K) k, G7 X
Nominal (Cline 5um Wide)
& a8 A# b- f8 Y3 u' e9 H/ U* X
8 ~; E7 f% W8 ^' P6 d
Cline (+5%)
2 q0 d& h1 O8 {2 n7 o7 |
1 x/ t0 [4 _! U8 o
+ k, C4 m% a% m _. _ 5 y/ g, k2 s$ n; [' K& r
欢迎您的评论!
, [2 M" C( I8 T3 X3 T您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。 ! h1 O$ }" n; Q! C. [1 @8 s
! M1 [7 o5 ?+ K
1 ]; x1 z; G3 H; ?
+ s( ^) x- }3 }" l T( o% P# N |