|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
最近在练习版主的大作收益匪浅,先赞一个。* E# I" f, ]+ Q4 K |1 a* o
这里说布局时候的一个问题,就是关于两片DDR部分,设置CPU为SO,输入坐标确定为U14(-400,1500),U15(400,-1500)。
' J1 q) {: x L k+ c6 Y% D- x4 J# z这样设置是有一个问题,因为DDR是PADS间距为0.8mm,一般设置格点为0.4mm.
8 X1 u/ E' M# ]1 e) t Z @6 G. R从上面的设置来看400mil=10.16mm,并非整数,这样会导致一个问题,当按照上诉摆放完U14和U15时,再设置U14的PADS为原点,
1 n# A; M5 h* O" X/ B那么U15的PAD就会偏离格点,这样不利于U15的布线。8 }$ f2 x3 ?1 W5 `: M/ Z, L4 e
所以建议大家在做两片DDR2布局时,使用UMM,采用0.4mm的倍数来定义DDR2的位置,这样就不会出现上诉的问题。
+ F e6 z4 u: h, z4 Y X6 r3 a- d- s四片DDR2也按照0.4mm的倍数来确定位置。: Y0 L9 n$ K1 l- I- A
3 Q; n& ?5 D" N) K, L1 x
* V. P: A1 }; m) w1 O
' m% A, I7 b' Z" J |
|