找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 849|回复: 5
打印 上一主题 下一主题

BGA CHIP PLACEMENT AND ROUTING RULE

  [复制链接]

42

主题

96

帖子

1700

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1700
跳转到指定楼层
1#
发表于 2012-10-18 14:43 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 hlj168 于 2012-10-19 10:05 编辑
$ e0 A% I: Z7 g$ U2 q3 ?6 v2 y4 F! r: D6 }
BGA是PCB 上常用的组件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、5 N! U* T3 N% A
AGP CHIP、CARD BUS CHIP…等,大多是以bga 的型式包装,简言之,80﹪的, X& U8 E4 M5 ^
高频信号及特殊信号将会由这类型的package 内拉出。因此,如何处理BGA
0 Z. _. v' y' ]. ^1 I0 ^# qpackage 的走线,对重要信号会有很大的影响。( S0 J5 }3 w' k* I
通常环绕在BGA 附近的小零件,依重要性为优先级可分为几类:( `) @( q" p! u1 l, i
1. by pass
; r* d' G( v  H  L& u2. clock 终端RC 电路。4 L6 z* u  B( Q
3. damping(以串接电阻、排组型式出现;例如memory BUS 信号)& D, k; q% E2 |3 L7 K6 W
4. EMI RC 电路(以dampin、C、pull height 型式出现;例如USB 信
. ^  C3 V( m0 u号)。/ {- S7 |3 b% ~5 t2 F; g( k
5. 其它特殊电路(依不同的CHIP 所加的特殊电路;例如CPU 的感
  [5 T1 Y2 k. o+ j* S温电路)。( \, u" G6 y9 F" O' M$ z9 s5 {- C
6. 40mil 以下小电源电路组(以C、L、R 等型式出现;此种电路常出
0 Y: u! i7 |/ R3 n$ M  X现在AGP CHIP or 含AGP 功能之CHIP 附近,透过R、L 分隔出不
- Y* e. x( G$ \: u6 j同的电源组)。2 o( l' q. s7 m) k
7. pull low R、C。9 \! ~; E; t4 {  a' S, M# ~& z
8. 一般小电路组(以R、C、Q、U 等型式出现;无走线要求)。& f7 K, [# t& h. L5 t  V/ U$ G
9. pull height R、RP。
% [0 U* F1 }4 @  B7 `2 U% F$ @3 M1-6 项的电路通常是placement 的重点,会排的尽量靠近BGA,是需要特别/ e1 |  T. r& A( T" C
处理的。第7 项电路的重要性次之,但也会排的比较靠近BGA。8、9 项为一般
; r* ]0 N  a; G* ^性的电路,是属于接上既可的信号。
! E1 f1 `2 ~! I) _- v相对于上述BGA 附近的小零件重要性的优先级来说,在ROUTING 上的需- A. X5 S) n8 k( W/ w/ m1 ]
求如下:$ g9 o8 g4 T, G+ w1 U
1. by pass => 与CHIP 同一面时,直接由CHIP
( b! u5 w9 L9 L1 \% `pin 接至by pass,再由by pass 拉出打via 接plane;与CHIP 不同+ |, G6 H1 B/ t( Y8 a) `& H6 R
面时,可与BGA 的VCC、GND pin 共享同一个via,线长请勿超1 ?- B( K$ T  i0 k1 r$ T
越100mil。
4 c( \( A4 R4 H2 _3 n/ T: W2 W- Z3 ~2. clock 终端RC 电路 => 有线宽、线距、线长或包GND 等
' J" T) c+ S/ k需求;走线尽量短,平顺,尽量不跨越VCC 分隔线。- x& X( d: B1 P1 H& B  P. s
3. damping => 有线宽、线距、线长及分组走线等) J: b' R6 g2 c4 W; E0 w
需求;走线尽量短,平顺,一组一组走线,不可参杂其它信号。
7 }7 G8 ~8 u  {7 {$ ~; \0 K" p4. EMI RC 电路 => 有线宽、线距、并行走线、包GND$ ~$ J* t, R+ o' Y, c" W5 m
等需求;依客户要求完成。
8 Q/ m- O. ?) ~% r( V- O5. 其它特殊电路 => 有线宽、包GND 或走线净空等需0 u6 b' @) ]9 s& _& V, D
求;依客户要求完成。5 x9 F. r2 n! L9 S/ x$ a
6. 40mil 以下小电源电路组 => 有线宽等需求;尽量以表面层完成,将内层空间完整保留给信号线使用,并尽量避免电源信号在' h4 g4 o; F- G
BGA 区上下穿层,造成不必要的干扰。' f, d+ G! o3 P  R
7. pull low R、C => 无特殊要求;走线平顺。3 z& K# [/ O3 g. Z4 c$ _
8. 一般小电路组 => 无特殊要求;走线平顺。% U( L) P, M4 q) i
9. pull height R、RP => 无特殊要求;走线平顺
+ |. R2 H2 O4 _3 g4 n为了更清楚的说明BGA 零件走线的处理,将以一系列图标说明如下:9 S1 M& j$ p. F+ W4 T
6 Z6 r8 Y( d8 n- [9 ^+ Y: J2 W& V
A. 将BGA 由中心以十字划分,VIA 分别朝左上、左下、右上、右下方向
( W* t) s- U3 d% k4 A% I9 {打;十字可因走线需要做不对称调整。
- S# ?6 p" \9 ]" ZB. clock 信号有线宽、线距要求,当其R、C 电路与CHIP 同一面时请尽量" Q+ H9 D$ a, ?9 L; j( Z/ h7 u
以上图方式处理。
7 m( K+ n7 o" Z5 pC. USB 信号在R、C 两端请完全并行走线。
! T4 c" W5 ~3 V/ t+ N; dD. by pass 尽量由CHIP pin 接至by pass 再进入plane。无法接到的by pass
: d! O: f" d) w. B1 R请就近下plane。
1 m$ [* N: B: R# lE. BGA 组件的信号,外三圈往外拉,并保持原设定线宽、线距;VIA 可
) G' {( J6 H% _2 k( G6 R在零件实体及3MM placement 禁置区间调整走线顺序,如果走线没有层8 S1 I8 X4 M: K+ @2 ~, W
面要求,则可以延长而不做限制。内圈往内拉或VIA 打在PIN 与PIN 正+ u; y9 i3 v6 R% q6 N
中间。另外,BGA 的四个角落请尽量以表面层拉出,以减少角落的VIA9 I& |3 V: v: J* Y
数。
: w( _) b9 Y9 A0 q  ZF. BGA 组件的信号,尽量以辐射型态向外拉出;避免在内部回转。5 d* j* o; s! w2 c7 u
4 o  X0 m5 I7 R4 Q6 G
F_2 为BGA 背面by pass 的放置及走线处理。, p# V; C, E" `# l. O
By pass 尽量靠近电源pin。
: e$ {% d+ M: Q% q4 Q$ M' w0 r( u ) s* W) {3 M2 F1 B
F_3 为BGA 区的VIA 在VCC 层所造成的状况1 _) h# {+ J5 J! l
THERMAL VCC 信号在VCC 层的导通状态。% \2 R( R; \7 g. Z. Y0 ?. Q
ANTI GND信号在VCC 层的隔开状态。( P) V- p9 d2 H; V# }1 Q
因BGA 的信号有规则性的引线、打VIA,使得电源的导通较充足。5 h4 p. z) l# c/ B" Q" ~( F$ [

2 S2 X- t! v$ {  x4 dF_4 为BGA 区的VIA 在GND 层所造成的状况4 t8 [! ~! f1 n
THERMAL GND 信号在GND 层的导通状态。
+ A* Q( L. |7 o8 V4 R8 b, EANTI VCC信号在GND 层的隔开状态。! M* }& ~+ f" o7 `/ p3 Z' l% P6 x
因BGA 的信号有规则性的引线、打VIA,使得接地的导通较充足。6 j! V7 O: O- ^4 r* @, ~) m

5 _. q  S2 w+ t( [& t0 B% ZF_5 为BGA 区的Placement 及走线建议图+ w) g4 o  a8 \( d% [' w
6 r3 V* V9 ]7 ]; X. Z9 R
以上所做的BGA 走线建议,其作用在于:
# |. Y" M( c, T2 H7 i1. 有规则的引线有益于特殊信号的处理,使得除表层外,其余走线层
( F! R8 t7 a( r1 Z: U& ^# M" @# `) F皆可以所要求的线宽、线距完成。8 ^$ I7 T) e. H' X0 N6 V
2. BGA 内部的VCC、GND 会因此而有较佳的导通性。! ]1 d+ H0 o) P" n. k) i0 j
3. BGA 中心的十字划分线可用于;当BGA 内部电源一种以上且不易+ \1 R  M  Y7 [+ m* f+ V
于VCC 层切割时,可于走线层处理(40~80MIL),至电源供应端。
* ^- }; v' z! d6 e+ j或BGA 本身的CLOCK、或其它有较大线宽、线距信号顺向走线。% k  P# L7 ^  d( |4 E8 T7 }
4. 良好的BGA走线及placement,可使BGA自身信号的干扰降至最低。

评分

参与人数 5贡献 +45 收起 理由
gn165625076 + 5 赞一个!
黑驴蹄子 + 10 NICE!
zhangsenzhixing + 10 写的很详细 值得收藏
rickleaf + 10 很给力!
77991338 + 10 支持!顶下

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏4 支持!支持!3 反对!反对!

50

主题

646

帖子

2466

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2466
2#
发表于 2012-10-18 21:47 | 只看该作者
顶!貌似见过的文章。
每个板子都不简单。

42

主题

96

帖子

1700

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1700
3#
 楼主| 发表于 2012-10-19 09:54 | 只看该作者
路过,请顶顶!!!!

评分

参与人数 1贡献 +10 收起 理由
superlish + 10 赞一个!

查看全部评分

53

主题

209

帖子

1372

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1372
4#
发表于 2012-10-19 18:15 | 只看该作者
好贴顶起

23

主题

452

帖子

2151

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2151
5#
发表于 2013-10-16 08:45 | 只看该作者
走过路过,没有错过。

20

主题

395

帖子

1664

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1664
6#
发表于 2014-10-13 16:19 | 只看该作者
很给力!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-25 16:40 , Processed in 0.067377 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表