EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
首先特别感谢杜老师无私的奉献,杜老师讲课条理清晰,诙谐幽默,听着一点都不累。主要内容涉及有电源、DDR、DVI等模块的布局布线及注意事项,每一块内容都有新的收获。
) D# s! v" K% t: m/ h' Z/ d 电源:电源设计首先要注意的是:
4 \4 g, E5 W6 T: I; B1 V0 h& o5 J! S6 ] 1、载流能力。线宽,铜后,层面,温升(电流流向该线上升的温度) 2、电源通道(电源树):电流流向清楚
9 z! O, n4 N( B. ^+ G 3、滤波2 u( S3 w+ A! z4 m
如果带载能力要求较高,则最好选用开关电源。开关电源的特点是:带载能力强,但有强烈的EMI辐射,文波特性不如线性电源好。布局布线应注意:布局紧凑,电流流向清晰,添加适当的退耦电容。开关管的走线应尽量短粗,可以采用铺铜的形式;散热焊盘应两面开窗;采样电阻应尽量靠近电源芯片。
) I$ E& Z) }) V w& ~ DDR设计需要注意的是:ddr走线可以分三组,数据线,地址线,控制线。每组走线要做组内等长,等长要求以layout guide为准,结合仿真;数据线等长以dqs为准。地址线,控制线以ckl为准;数据线最大不超过2500mil,组内控制在10mil;当等长与间距存在冲突是,以间距为第一;地址线误差范围应控制在50mil以内;对于ddr3来说,时钟信号与数据线可以不做等长(仅限ddr3);差分信号走线要注意线宽和间距,其中间距比线宽更重要;clk、dqs信号也不是必须走差分;Vref信号很重要。7 ^6 A9 t$ j6 `& x x5 [8 s4 z1 U* N
当ddr芯片不止一片是,可采用fly-by(羊肉串)与T型网络走线,其中首选羊肉串方式(杜老师总结的真好)。
+ R1 e& _) ? k& l5 i' W; W DVI走线,应注意四对差分信号的走线。以太网的除了注意差分信号,变压器下所有层禁止铺铜,走线尽量避免。9 H; O5 [, S+ U- \3 w! |
: r, r: _# |1 u3 T
' p5 Q& h9 D; z# ^9 d1 L& l4 w7 X
" G% X- V2 S/ r: k- m! w
1 D/ Y: c# ~3 h4 ~, k6 P: o9 `$ s/ { J
' ?" {* ~4 V* G- a
|