|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Yu_Shuang 于 2013-10-20 17:10 编辑 / P5 D5 w& V1 ?- U- Q3 K
0 M4 r0 J# z( X- a* D* H6 M* N4 Z9 \小弟我又来了。$ j: m2 Q1 L6 p+ e8 g! H
* O. O5 O. S8 s$ h9 v: K现在奉上我的最新进展。6层板改成了八层板,自己给自己降低一点布线难度,同时也给我老师增加了一点经费预算{:soso_e127:} : d; K% y$ |! T# K
7 B3 K$ q5 e5 j, s( d3 c% P9 Z: A
我在大神的指导下,已经把ddr2部分的addr和控制线做了预布通。用的是远端拓扑。" y* L8 o, i0 B7 d+ [ k, S8 t, ~
请各位大神过目,给出改进意见,并指导我下一步工作。. h# A. F" D" ~& `/ G
9 {! O- Y9 Z- Z# i6 i8 V9 T2 p我的思路是:
& w F; o/ Q* o8 \2 y0 s1.看看当前的方案和走线有什么问题,哪些地方需要改进和调整。
' M, {* ^- y* K! _; S- ^6 |& [2.接下来要把板外的去耦电容放进来,放进来的同时调整已有的过孔和走线。
" @, \0 s' _* U/ x3 F/ h: }3.然后把地址线什么的都连起来。4 e# h6 }9 F! \4 k* D
4.都布通之后,再设置约束规则,做等长,等长做完之后呢,ddr2部分就算完工了,也算是整板的核心部分吧。1 Y/ j2 C: t- a/ t: H, p1 f
5.接下来开始布bga除ddr2部分的走线。6 D7 ~! p, f0 h8 e: e8 Z& } W
。。。0 b, \0 Q* D- {" H7 x( T( Z
/ s! @1 G8 u- r$ V7 |3 P; Y( E. i大神告诉我说,要学习基本的走线技能,电源部分如何打孔,如何走线,ddr的走线方式什么的,起码要培训几个月以上,才能真正的开始走线。
5 |3 e4 t" ?* X2 [ Y6 O我确实被吓到了。。。。这些我确实不会。我也知道我需要学习的还有很多很多,布置电容时如何预留走线空间啊。。去耦电容到底如何放置啊,如何走线和打孔啊,(虽然看书上已经知道了个大概,但是到实际操作时,还是不知道如何是好)。约束规则设置成多少合适啊,依据是什么啊。走线的宽度和过孔的大小,是否易于加工啊,板厚和孔径怎么根据具体情况选择啊,等等等等。。。9 |# X. f" f; z6 }
. W( o, m: M7 T( \# R2 k但是我现在的目的只有一个,尽快做完这块板,制板,测试成功,就万事大吉。
$ T$ j/ i& Z! {很可能我做完这块板,我以后不会再做高速PCB的布线了,最多就是画画单片机,和100多m的低速板,根本不需要做等长约束啊神马的,连通即可。* h( F$ V3 M% i, g5 ~' p" O/ f4 o6 \
所以呢,嘿嘿,我只要把这个板搞出来,就谢天谢地谢大神。2 L& H& M* N) o5 B* n" a
0 { |. B* K9 n9 y& Z1 ~
其实通过这个学期的学习,我对PCB产生了浓厚的兴趣。如果我后面有机会从事PCB工作,我想我一定会好好学习的。
) G5 `' p2 l7 }9 k# a- X3 ^但是现在,我只关心如何尽快能把这个板子做出来。我要学的不是整套PCB走线理论," M+ p N* F+ G6 y
而是:做这块板,应该怎么做成功,重在如何做,而不是为何这样做。
|3 p" i2 W; r L' P8 ^$ G" X我的目标也很明确,就是做出PCB,能用!还请各路大神不吝赐教。( T( l) C8 s4 g( W5 p
7 E' a i; s$ Q% U' |2 d
第一次奉上原理图。
& z) Q, c# W- W0 v
5 I; V7 Z$ e; {0 \! f! F5 K原理图 PDF
) s8 s6 R' E) d0 y' s
SCHEMATIC-S5PV210.zip
(352.26 KB, 下载次数: 56)
; V1 T, S7 t. d" i9 h; W6 q$ U
' [! @2 x! a2 q2 ~9 t& |
PCB cadence16.3以上(含16.3)
9 A" V v! O1 W& {) m; d
S5PV210Core_20131019_V0.0.51.zip
(647.42 KB, 下载次数: 110)
|
|