|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
时钟系统可以分为公共时钟和源同步时钟,公共同步又可以分为内同步和外同步,内同步典型的即为CPU与SDRAM系统的读写。
+ O3 u2 R# l: I: z6 c8 j& \+ N- t; ?2 \
5 a$ B' s) E" }' B( \" A& k
, I2 o/ X# L* i9 p3 m+ ]8 Z8 E. a
建立时间:要求接收端的数据信号必须先于时钟信号到达。8 ~# b4 ]' r4 A% g0 D
/ Y3 e5 f) F R; j5 z# w
时钟信号的延时:Tdelay = Tco_clka + Tflt_clka; X# e/ v3 R) F8 R# ?/ Q
- Z8 i3 ]; l6 A" B8 j. f1 s- |数据信号的延时:Tdata_delay = Tco_clkb + Tflt_clkb + Tco_data + Tflt_data0 E+ j+ |& U, |: t
4 B' A) `- t. n( m2 `6 k& [3 c公共时钟中第一个时钟用来将数据锁存到驱动端输出端,第二个时钟周期则将数据锁存到接收端内部。意味着第一个数据到达接收端的时间应该早于第二个时钟到达接收端的时间,才能有足够的建立时间裕量。因此:6 ]$ b$ G8 t* R. C
4 x( ?* }8 D7 |Tclka_delay = Tcycle + Tco_clka + Tflt_clka
& t1 v6 j. j n+ \1 U/ K6 s& v1 j/ k3 q" ?7 Y. f$ i0 @& Z V
Tclka_delay_min – Tdata_delay_max – Tsetup – Tmargin > 0 . L; q" k9 Z' J
4 h: U% q! H- ^" r2 g; P即:Tcycle +(Tco_clka_min – Tco_clkb_max)+(Tflt_clka_min – Tflt_clkb_max) – Tco_data_max - Tflt_data_max – Tsetup – Tmargin >0
% p5 U( `; b: \% r6 x- y" l/ _7 H; @/ |/ n, e- h0 l
若是考虑时钟的抖动,偏移等情况则需将这部分时间扣除。; Q9 d# h( ?4 H7 a
$ [ N$ ^0 t! ], g
9 \( w7 i, C% e5 n, z! A8 p保持时间:要求有效数据信号必须在下一个数据信号到达之前锁存到接收端的触发器中,这就要求接收时钟信号clka的延时要小于接收端数据信号的延时。具体的说就是第二个时钟信号必须先于第二个数据信号到达接收端。
{ C- M# M" Q
6 e1 J2 @$ t5 m, L因此:Tdata_delay_min – Tdelay_max – Thold – Th_margin > 0
/ O+ c( M4 y& X, V/ G; @3 j7 g9 h) d! ], a7 o: K! Z d
即: (Tco_clkb_min – Tco_clka_max)+(Tflt_clkb_min – Tflt_clka_max)+ Tco_data_min + Tflt_data_min – Thold – Th_margin > 09 K( A5 `8 |8 l3 w' w3 b/ m9 D
8 [$ u0 a8 [& j1 W. f+ A9 b
若是考虑时钟的抖动,偏移等情况则需将这部分时间扣除。! V4 b2 k& E" X8 o
) R+ j+ M0 k2 q# J: ~' _从2个公式可看出,对于人为可控的调整项只有三个:Tflt_clka,Tflt_clkb,Tflt_data.这样就可以通过调整PCB走线来使这三项满足时序的要求。
+ e% p, g0 l, |: `9 g8 r) {
6 U' H4 [' V: h' I& E* ~# C1 g2.内同步时钟:3 d, q( m1 Y* X0 |1 A
) V3 P8 F9 B- K% x
指一种时钟或者选通信号和数据信号同时从驱动芯片产生并同步传输到接收端。它不同于公共时钟同步那样采用独立的时钟源。6 f" _' g, v& n. ?
5 n" O; V* |& y: y8 v P0 L+ J6 Q
* [ S7 a4 e6 O. z! M从上图可以轻易的看出内同步时钟的工作原理,时钟信号clk的输出采用缓冲器输出,是因为可以同步CPU高速器件和存储器低速器件间的数据读写;数据信号也是从驱动端发出的,参考的时钟是驱动端的时钟信号,则有一个缓冲的延迟Tco_data在里头。这个参数可在数据手册中查得,有最大,最小值。这样我们就可通过控制PCB走线来轻易使Tflt_data和Tflt_clka来满足时序的要求。Tdelay表示驱动端的采样数据对应的时钟信号发出时间比所采样的数据信号发出时间的延后的时间,) w; ?" Y" H' Q" ?: ^% t
+ |: w; ]0 g9 O' \( h
建立时间:数据信号需在采样时钟信号之前到达接收端。
; I% g C& `5 Y, Z
, d. \4 I& X( j/ ` ?/ MTdelay +(Tflt_clk_min – Tflt_data_max)- Tsetup – Ts_margin > 0
; H! r# C, x0 F1 n% M c, ]% G
; b' q+ G! T" o" m" t1 S在这里,由于数据信号和时钟信号都是由发送端产生,而数据信号的发送也必须以时钟信号为参考。因此,采样当前数据信号的时钟会落后驱动发送该数据信号的时钟一个周期,则Tdelay = Tcycle – Tco_data_max6 J5 @- z; c" ]9 G
" q1 Q( D4 R& o: `
则建立时间为:
, ~. L3 Q3 q0 _) O7 X( V
3 J0 U8 l/ r* P6 ZTcycle – Tco_data_max +( Tflt_clk_min – Tflt_data_max)- Tsetup – Ts_margin > 07 O: }6 L1 {( k" ^
6 B3 G- O, e- }保持时间:前一个采样时钟必须比后一个数据信号先到达接收端。) R- J# i. Q. e! u, q
$ Z) [' J+ I$ X9 G# o9 t这里,前一个采样时钟即为后一个数据信号的发送参考时钟,因此,他们从走线上开始有效传输的时间之差即为数据信号的缓冲延时时间,即Tco_data,则满足: Tco_data_min+ (Tflt_data_min – Tflt_clka_max) – Thold – Th_margin > 0
0 @8 e2 _) o6 n) g; {, S$ {0 C( V1 k$ u$ J' S1 T
- V* v* Q9 c0 e! \还有内同步读和源同步的时序分析,由于现在电脑无法上传图片,待续。。 |
评分
-
查看全部评分
|