找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5984|回复: 15
打印 上一主题 下一主题

DDR3差分时钟线SCK和SCK#之间的跨接阻抗问题

[复制链接]

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
跳转到指定楼层
1#
发表于 2013-8-29 09:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

( j2 p; V2 `0 S; K, j; c/ y9 h(1)在一个设计中,CPU挂了2个DDR3,差分时钟信号SCK和SCK#,走线拓扑结构为T型,原理图上的端接电路是从CPU出来SCK和#SCK上各串接一个0R电阻(SCK上为R1,SCK#上为R2,跟着它们之间跨接一个C1=10pF电容(原理图备注,此电容根据实际情况选贴200R,240R,10pF或不接等选择)。. L3 p" B, z3 M% J% O/ q& w
(2)SCK和SCK#的pcb走线上,串接电阻R1和R2和跨接电容C1相邻放置,且在T型拓扑的分叉点处,它们距离CPU端大约25mm;分叉点距离1#DDR3和2#DDR3的距离几乎相等,大约都为12mm。
% d5 K: d4 a1 t+ L1 @* O8 S(3)SCK和SCK#要求板厂做100R的阻抗。! c9 T2 U6 S* q  C1 ?: D- c" X! }
. ~% ?  J4 h0 c. @
问题:
" `3 C- y1 g: s# m3 H; v; o$ N1.差分时钟SCK和SCK#之间跨接电容(或电阻)C1的具体作用是什么?它应该怎样取值?
" C' k9 o4 C# e2.为什么是做100R的阻抗,而不是50R?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
推荐
发表于 2013-8-29 11:17 | 只看该作者
dck 发表于 2013-8-28 21:286 s4 N8 o4 `; q; R6 q8 s7 R: f+ s8 t
没有上传原理图。本来想上串Layout的此部分的截图的。但是上传不了(我的图才2.54M,但上传时网站弹出提 ...

! k" S% e8 W& L$ {0 }+ s1 b还是没看到图,从你的描述来看,C1的位置应该是对的,不过你的DDR频率跑的并不高,应该好调。$ r  }* S0 n" x% S) B
首先,你要有一个高分辨率的示波器(5G以上),有源探针(1G以上),真正看看DDR的时钟怎么样,另外,最重要的是看DQS和相对应的DQ。; X# P3 r* s3 T- P+ J
还有,如果jitter太大也会影响DDR,重点看看这里。
3 w/ c& p/ @/ U* S至于调电阻电容,我觉得作用不大,你应该先短接R1,R2,移走C1,等把信号调出来之后才完善信号完整性。
% c/ {3 x2 E; E& ?+ R! G8 R, V还有,你的DDR的控制寄存器设置是自己做的还是抄官方的,这个地方要好好琢磨一下。

点评

支持!: 5.0
支持!: 5
正解  发表于 2013-8-29 11:25

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
推荐
 楼主| 发表于 2013-8-29 10:28 | 只看该作者
part99 发表于 2013-8-29 09:48
8 o% C) ]: o; p5 D& p0 O1. C1是为了削弱时钟产生的尖峰,减低EMI的风险;C1的取值与DDR时钟的速度有关,一般几个PF;
2 L2 V6 ~0 ?5 ]9 O; K) a  s2. 100欧姆 ...
6 I* h2 P, Y& N- @
没有上传原理图。本来想上串Layout的此部分的截图的。但是上传不了(我的图才2.54M,但上传时网站弹出提示说太大了受限制不能上传。)。
! N1 F, `4 H+ D  a+ m  I, B$ m9 @! B& V8 @! G! ~( m# M. @7 N
这是原厂的Layout,我们只是使用他们的此部分Layout。现在在调机,以往DDR3的SCK频率可以跑432MHz左右的,现在只能跑到312MHz(R1=R2=0R,C1=10pF)。' q, ~) k1 d. ?0 K. X- h$ S

# ?) |! J5 x9 Q( S( L在网上看得,C1的作用是为了减少由T型分支反射回分叉点的差模反射。不知道这是什么样一个原理?如果我是使用不断更换器件(更换不同电阻或电容)去调试,那么我应该是以怎样的规律去更换?(从小到大的方式,还是从大到小,还是别的规律?)

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
2#
发表于 2013-8-29 09:48 | 只看该作者
1. C1是为了削弱时钟产生的尖峰,减低EMI的风险;C1的取值与DDR时钟的速度有关,一般几个PF;5 d8 S3 z" a$ h5 j
2. 100欧姆是差分阻抗;, u0 S2 q* ]8 L  F- F# k
另外,( ]/ K( i. M6 B4 F) }: `- H
3. DDR3最好走fly-by,这样减少很多反射波,比你加那一点电容好多了,你的走线是DDR2的走法,太过时了;3 a# X3 A1 o' M
4. 你说的原理图在哪里?

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
3#
发表于 2013-8-29 10:02 | 只看该作者
1,  跨接电容为的是改善SI,USB也有加的,可以使眼图更好看.跨接电阻的目的是端接,也是视SI需求来决定是否加还是加多大。& @/ o; y4 [* C. v
2,100R为diff阻抗,这个和PHY的I/O结构和信号幅度要求有关系。另外你说的50欧姆应该是single end阻抗。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
6#
 楼主| 发表于 2013-8-29 13:38 | 只看该作者
本帖最后由 dck 于 2013-8-29 13:40 编辑
' ?1 p  f; i& U+ i5 Z
part99 发表于 2013-8-29 11:17" Z, o) w# z  \1 ]& Z0 ~6 b
还是没看到图,从你的描述来看,C1的位置应该是对的,不过你的DDR频率跑的并不高,应该好调。
! u7 t9 H0 Z4 Q6 o( J  }0 \首先,你 ...
" T# p" I* ~& H1 {
9 \4 u4 [" m0 v  B$ m7 c& b
{:soso_e101:} ,没有这么好的示波器。只能通过换R1,R2,C1去试。至于底层软件更改不了。( i5 R5 f; N$ F( C8 ~. J
. w8 \" P% O  x# g

# O7 D2 P* q$ a' O1 t8 w5 i7 L$ H' h# I) E; I' W& e# X3 s* n0 o
怎么2.54M的图片都上传不了啊。太大受限,奇怪了。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
7#
 楼主| 发表于 2013-9-6 19:39 | 只看该作者
本帖最后由 dck 于 2013-9-6 19:40 编辑 7 a% ?9 S! u" |
- s6 x: E4 k- A5 z( n8 f

7 E% p; P, F( n之前的版本DDR3时钟频率可以跑到480MHz,现在最高也只能跑道384MHz。9 X3 Y/ F9 H, j0 ^# ?2 {

5 ^6 C/ }7 q# e9 D) h; T$ C8 O- B" ^
) ?' z1 E; f( ]) u8 H( q& b; K
以前版本叠层Top,L2_Gnd,L3_sig1(V),L4_sig2(H),L5_Pwr,Bottom(Gnd),DDR3在Top,L3_sig1(V),L4_sig2(H) 三层,DDR3走线区域内Bottom铺地。( r9 V) K! |  h2 U

3 }, t5 ]+ ^- [而现在这个版本叠层Top,L2_Gnd,L3_sig1(V),L4_Pwr,L5_Gnd,Bottom(H),DDR3在Top,L3_sig1-V,Bottom(H) 三层。. `4 b0 P0 ~" \- s# a1 ]% y

; T3 B& Q, `( E" }, ]
+ R; m& Y) r: Q- K5 P$ G! x( L
" {8 ]6 G4 S) m3 X两个版本DDR3部分走线一样,只是把旧版本的L4_sig2(H)走线变换到Bottom(H)和PWR和GND的变化,按分析,新版本的叠层更合理,理应跑的更高。但为什么呢?6 c4 ~( _$ L1 l  c$ Y: h3 R

17

主题

56

帖子

411

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
411
8#
发表于 2013-9-9 17:05 | 只看该作者
电阻和电容是为了信号完整性和emi的考虑,100ohm 是因为差分线,其特性阻抗比单线的大 大概90左右。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
9#
 楼主| 发表于 2013-9-9 18:22 | 只看该作者
bobzhu 发表于 2013-9-9 17:05
- y) Z- u* V; U6 C+ \电阻和电容是为了信号完整性和emi的考虑,100ohm 是因为差分线,其特性阻抗比单线的大 大概90左右。
6 ^* }- Q# F% ?& c7 e3 L' Q8 {7 a2 Y
串接电阻为什么靠近T型分叉点,而不是靠近主控输出端?

17

主题

56

帖子

411

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
411
10#
发表于 2013-9-10 11:51 | 只看该作者
dck 发表于 2013-9-9 18:225 i4 @- V; S. I* S; Y6 M$ {
串接电阻为什么靠近T型分叉点,而不是靠近主控输出端?

: C# S5 _  c" H; V, F真个我也很疑惑,按理应该靠近主控端才对啊

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
11#
 楼主| 发表于 2013-9-11 17:56 | 只看该作者
现在能跑到480MHz了,是软件配置问题。

28

主题

130

帖子

1120

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1120
12#
 楼主| 发表于 2013-9-11 18:18 | 只看该作者
本帖最后由 dck 于 2013-9-11 18:20 编辑 ' g# S! x8 b. R6 }+ \2 d1 l( a
, o) `  v' @. x0 W" Z" m
主要是改变了配置文件中的DRAM_ZQ值,原厂说明文档解析这个DRAM_ZQ参数是DRAM控制器输出阻抗调节参数。' W# d6 {' @$ t+ n) y
有两点不明白的地方:
2 A8 U4 ^+ C: h. y- S(1)DRAM控制器输出阻抗,究竟是指哪些管脚,数据线?还是控制线?还是时钟线?
- X: l1 L: E/ |9 s: Z(2)DRAM控制器输出阻抗,这是调节CPU集成的DRAM控制器的(不清楚CPU端是否也有类似与DDR3的ODT功能)?还是调节DDR3上的输出阻抗?

11

主题

80

帖子

358

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
358
13#
发表于 2014-11-6 16:08 | 只看该作者
学些一下

3

主题

93

帖子

476

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
476
14#
发表于 2014-11-6 16:20 | 只看该作者
DRAM控制器输出阻抗,究竟是指哪些管脚,数据线?还是控制线?还是时钟线?
( ^) ?) v/ Z; y  @2 m0 B3 u5 q  ^( r& O; Z( p7 A9 Y, t# p% G: e
指地址线和控制线,非数据线时钟线。

1

主题

28

帖子

645

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
645
15#
发表于 2014-11-8 09:09 | 只看该作者
俺是来学习的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 19:53 , Processed in 0.078480 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表