找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1389|回复: 13
打印 上一主题 下一主题

[仿真讨论] 求解:端接疑问

[复制链接]

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
跳转到指定楼层
1#
发表于 2011-11-25 10:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一般都是 串联端接靠近源端放置;并联端接靠近末端放置。这里说的靠近源端和靠近末端有没什么要求啊。即,我想问的是:串联电阻与源端的距离;并联电阻与末端的距离有没有什么规律或者计算公式呢?二者之间的距离太大会有什么样的影响呢?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
2#
发表于 2011-11-25 11:27 | 只看该作者
装一个pads9.3里面的hyperlynx8.1.1组件就干这个用,你可以学一下。pads9.3 pads论坛有链接种子可下1.2G文件容量。

评分

参与人数 1贡献 +2 收起 理由
saiweili1 + 2 谢谢你的回答

查看全部评分

44

主题

384

帖子

3084

积分

五级会员(50)

Rank: 5

积分
3084
3#
发表于 2011-11-25 11:33 | 只看该作者
willyeing 发表于 2011-11-24 15:27 6 {% j  q+ D6 D  a) {
装一个pads9.3里面的hyperlynx8.1.1组件就干这个用,你可以学一下。pads9.3 pads论坛有链接种子可下1.2G文件 ...
0 b3 E9 E  i2 W) {8 n$ [+ P4 G  E
楼上知道就告诉哈原因,你知道别人就一定会你说的那些软件么?{:soso_e110:}
163我看行

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
4#
发表于 2011-11-25 11:35 | 只看该作者
串联端接与源端距离一般在500mil以内不会有问题,并联端接也一样。如果信号沿很陡就需要仿真软件的仿真结果来决定。

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
5#
 楼主| 发表于 2011-11-25 13:13 | 只看该作者
willyeing 发表于 2011-11-25 11:35 0 k+ m* O% Y( Y* b8 B" N  Q& Q
串联端接与源端距离一般在500mil以内不会有问题,并联端接也一样。如果信号沿很陡就需要仿真软件的仿真结果 ...
: g* ]  S, k# g$ Y2 `+ `  t& H
非常感谢您的回答。但我还是不怎么明白,为什么在500mil以内就没有问题呢?这个500mil是怎么来的呢,有没些理论的相关解释呢。

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
6#
发表于 2011-11-25 13:44 | 只看该作者
本帖最后由 yuxuan51 于 2011-11-25 13:58 编辑
* H3 h2 [) p# _: ~; [3 S
lap 发表于 2011-11-25 13:13
6 l7 c4 [/ R& f, o' S% E非常感谢您的回答。但我还是不怎么明白,为什么在500mil以内就没有问题呢?这个500mil是怎么来的呢,有没 ...
9 [3 t1 |' o9 u! g
+ a3 p! K7 q1 t$ R  X4 t2 f9 x6 m
与源端挨的近是为了使匹配电阻和信号内阻看做一个整体,从而使得内阻+匹配电阻=传输线阻抗,要是离得远的话内阻和匹配电阻之间也会发生反射,这个长度和信号的上升时间有关系,毕竟信号的上升时间是不同的,所以为了方便和保险起见,经验是离得越近越好,具体可以用仿真软件确定。

19

主题

321

帖子

1849

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1849
7#
发表于 2011-11-25 14:17 | 只看该作者
就串联端接来看,分成三部分:驱动器的输出电阻+信号线+串联端接电阻。如果中间的信号线过长,则信号在输出电阻和信号线连接处发生反射,在信号线和串联端接电阻连接处发生反射。端接就没有意义了。但是要是中间的信号线比较短,就可以看做是集总线,反射就可以忽略了。多少算短,小于波长的1/6,最少。

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
8#
 楼主| 发表于 2011-11-25 14:40 | 只看该作者
lzscan 发表于 2011-11-25 14:17 2 B. ]( I$ }6 ~
就串联端接来看,分成三部分:驱动器的输出电阻+信号线+串联端接电阻。如果中间的信号线过长,则信号在输出 ...

" n& W7 m- l' A+ K3 C* N: Z非常感谢您的回复,要的就是这个小于1/6波长!

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
9#
 楼主| 发表于 2011-11-25 14:41 | 只看该作者
yuxuan51 发表于 2011-11-25 13:44 3 q8 h. s. n& r) n" {
与源端挨的近是为了使匹配电阻和信号内阻看做一个整体,从而使得内阻+匹配电阻=传输线阻抗,要是离得远 ...
& p( G  J5 t2 q8 u
谢谢您的回复!

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
10#
发表于 2011-11-25 15:04 | 只看该作者
一般的芯片上升沿在0.5ns左右,它的1/6是83ps,PCB上外层的走线传输速度一般是140ps/1000mil,那么我回答的500mil就是70ps左右小于83ps,可以认为是集中元件不需要考虑传输线问题。如果1ns的那就可以更长些,但现在工艺越来越先进,沿越来越陡了,1ns芯片会越来越少。

评分

参与人数 1贡献 +2 收起 理由
saiweili1 + 2 赞一个!

查看全部评分

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
11#
 楼主| 发表于 2011-11-25 16:25 | 只看该作者
willyeing 发表于 2011-11-25 15:04
: a: L$ r1 ~! y1 V& d一般的芯片上升沿在0.5ns左右,它的1/6是83ps,PCB上外层的走线传输速度一般是140ps/1000mil,那么我回答的 ...
2 F4 n( m$ V* ^/ [: i( Q
谢谢您的详细回复!让我彻底明白了它是如何进行计算的!非常感谢!

0

主题

68

帖子

545

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
545
12#
发表于 2011-11-26 10:48 | 只看该作者
顶10楼,愿意分享的高手才是真的高手

44

主题

384

帖子

3084

积分

五级会员(50)

Rank: 5

积分
3084
13#
发表于 2011-11-26 11:28 | 只看该作者
songyx 发表于 2011-11-25 14:48 : X  B: b7 d% j6 S& u& z7 C
顶10楼,愿意分享的高手才是真的高手

6 K8 o$ P$ t7 {8 Z' l愿意学习的学生才是好学生
163我看行

13

主题

158

帖子

528

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
528
14#
发表于 2013-10-22 14:29 | 只看该作者
末端并联电阻怎么达到阻抗匹配的很模糊,求指教。有书说把负载看成是容性负载,这样的话并联电阻怎么也不能跟传输线的特征阻抗匹配吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 14:41 , Processed in 0.063877 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表