找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 596|回复: 4
打印 上一主题 下一主题

ALLEGRO输出网表问题

[复制链接]

13

主题

40

帖子

704

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
704
跳转到指定楼层
1#
发表于 2012-3-25 21:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 youngbray 于 2012-3-25 23:10 编辑 7 I/ P# I! r  Q5 s
4 ~, I  C2 |# @3 O5 ]$ M
FPGA画成分立的,其中一个分立模块如下图,DRC和输出网表都会出错,求高人解答 4 ?8 X* \! P& e3 C  j% d
输出网表产生的错误如下(部分)
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
2#
发表于 2012-3-25 22:19 | 只看该作者
你应该把错误贴出来而不是贴一张图

7

主题

137

帖子

1072

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1072
3#
发表于 2012-3-26 12:28 | 只看该作者
一般Allegro要求器件的每个管脚名字都不能相同,所以试着把GND,NC之类的命名成GND1,2,3……

0

主题

9

帖子

167

积分

二级会员(20)

Rank: 2Rank: 2

积分
167
4#
发表于 2012-3-26 15:36 | 只看该作者
3楼的可以,也可以把GND的管脚属性换成Power

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
5#
发表于 2012-3-26 21:42 | 只看该作者
把gnd的属性设置为power即可!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 12:25 , Processed in 0.099703 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表