|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 zengeronline 于 2011-6-18 02:24 编辑
3 `0 Y# r- X9 O8 V
6 ~, [% I) ?) |! j9 T大家晚上好9 w- d* }0 W7 _& `4 p
我使用pads画了一个板子,上面用了四个带via的plated焊盘作为安装孔(使用lpwizard生成)$ I# p4 z2 T& K' j) ?: G. V7 s" V
在进行cleareance检查的时候报了很多的错误,不过都是焊盘太近,overlapped.详细如下图
3 _ c. N1 w. r2 F' i; v
- v' l' i* D' `3 `在allegro里面可以设置这个器件no_error属性就不报错了
" z7 j J! N0 l- k$ o我试着在component property -> rules里面把pad和pad之间的间距设为零也没有消除掉这个错误2 T ~7 s4 U5 o8 y ^, `
2 n" V2 S" G# j1 a" a% {pads里面应该怎么做; o7 Y* @( f* w7 H" d
* o) g# S4 U7 n: E$ n- Z
, g: @/ O, q8 ?' d8 ^: G: z* `* [0 O
3 N' \# B9 P- Z: a
|
|