|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
比如MTK6223的CPU,在CPU内部需要走3MIL的,所以把CPU的走线线宽和间距都设成了3MIL" B6 T# ?) a' t! E* ?0 q: {6 d; {
但在实际走线时,却发现还是Default的4MIL规则,会是什么原因
8 u9 d% t5 Z# Q; ^5 g
$ [5 M* F- S" I还有,元件规则具体意思不是很清楚,是不是有三种理解,哪种对呢?
5 ]- Q6 M, p+ u1 M, ~2 P1、该元件所有引脚的网络适用;1 x/ u% Z) C9 ?: h o, y% V
2、该元件丝印范围内区域适用;
3 ^5 l' b- { [, ]/ N; ]1 K3、从该元件引脚向外拉线时适用。) x/ l7 l7 O+ [5 \! v! U9 M# B
; P; ?0 _+ f R; G) ?如果该规则没有失效,而且不是(2)的理解,是不是先拉3MIL的线,从CPU扇出以后要用无模命令把线宽改为4MIL, X: x" U1 S: v" S/ P T
这好像比较麻烦的,印象中PROTEL好像有区域规则的 |
|