找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2069|回复: 6
打印 上一主题 下一主题

[仿真讨论] 高速信号走线问题

[复制链接]

3

主题

18

帖子

-8927

积分

未知游客(0)

积分
-8927
跳转到指定楼层
1#
发表于 2012-6-7 07:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家知道,高速信号线不能走在switching power choke MOS底下。如果中间隔了一层Ground, 可以这样走吗?谢谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
2#
发表于 2012-6-7 10:20 | 只看该作者
不知道你说的中间隔了一层Ground是什么意思。- @6 J; U4 V' }1 G
说一下我的理解吧,希望对你有帮助。5 c4 I. D0 T/ E# Y  \; O
目前对信号完整性的考量已经把SI/PI结合在一起去考量了。以前很少去考量信号参考层面的质量,现在对高速信号和一些控制信号都要详细考量它们的参考层面的质量。比如说PCIE/SATA/SAS/USB3.0/DDR3/SMBUS/JTAG等等,不仅要考虑相同层面间布线的线间距,对这些信号的参考层也要关注。例如,如果板子上有开关电源,那么这些开关电源的phase/boot/fet/gate 所接出来的线和shape 都是大的干扰源,不仅同层的线要远离这些干扰源,如果有信号的返回路径正好位于这些干扰源的下方,也要想办法避开。由PI所引起的SI问题很难查找根源。 所以高速信号线及关键信号的走线不仅要关注信号路径,返回路径也是同等重要的,也要给与足够的关注。
我做SI有两年了, 刚刚入门呀, 希望和大家多多谈论。

5

主题

1254

帖子

2680

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2680
3#
发表于 2012-6-7 16:00 | 只看该作者
楼上说的有道理!!

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2012-6-7 17:03 | 只看该作者
说的有道理怎么不给我金钱
我做SI有两年了, 刚刚入门呀, 希望和大家多多谈论。

3

主题

18

帖子

-8927

积分

未知游客(0)

积分
-8927
5#
 楼主| 发表于 2012-6-7 19:15 | 只看该作者
谢谢你的回复
; g% m2 k) M% c! `+ T我说的情况是假设6层板:/ u- _" R, a5 G: g4 E
1,假如phase/boot在top层,SATA信号在in1层,这两层之间隔着一个GROUND层,这样可以吗?  M( E9 b* l. m' ]3 A; j
2,假如MOS, Inductor在top层,SATA信号走在in1或者in2或者bottom层,而且是从MOS和Inductor正下方穿过,这样行吗?. a: ], ], @: J

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
6#
发表于 2012-6-8 09:23 | 只看该作者
本帖最后由 yejialu 于 2012-6-8 11:37 编辑 # ~4 @% j3 E( `& [# Z- o- M0 Q* I8 X
& g2 N* w" @6 X$ l  \8 ?( t
回复:0 f  d+ h$ X( _9 E) m. J7 J7 Q
1,SATA信号不要走在phase/boot的正下方,最好相隔100mil以上就可以。
7 S+ N) \) x. B/ H& ~2,SATA信号走在in1时,不要走在Inductor正下方,其他层可以在正下方。. C4 b, {( v: C+ O- X: ?4 c
同时要注意干扰信号上所连接的过孔,也要避开的。
我做SI有两年了, 刚刚入门呀, 希望和大家多多谈论。

3

主题

18

帖子

-8927

积分

未知游客(0)

积分
-8927
7#
 楼主| 发表于 2012-6-8 12:28 | 只看该作者
本帖最后由 mashimaro2008 于 2012-6-8 12:34 编辑
% {0 x" ?% t5 L7 Z% p/ b0 s9 l) a
  {; p& Z- w3 y; G4 J; S不好意思,也许是我没说清楚
' E9 C: J) s5 d6层板的叠构是Top/GND/in1/in2/VCC/BOT
# [# q' H* X6 R/ O7 x1,“SATA信号不要走在phase/boot的正下方。。。。”---》即使中间隔着一层Ground层?7 R9 v) H, C1 D! C( l1 U
2,为什么?其它层离inductor远一点?
0 r  |% o: @3 w& |' C3 j+ S: i% B/ _' Y0 R
各位,我想问的重点是
  z  R* ]; L6 W: _8 r; d1,phase/boot/gate是noise源,请问其他地方比如MOS, inductor, PWM IC正下方是不是niose也很大?% \4 _2 w, m  x6 b! Z
2,同层之间高速信号要跟这些noise要保持足够的距离,那如果是不同层呢?尤其是之间隔着一个GND层的时候
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 10:29 , Processed in 0.058714 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表