找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 785|回复: 1
打印 上一主题 下一主题

[求助]Cadence高速仿真(第2版)疑惑

[复制链接]

2

主题

5

帖子

-1万

积分

未知游客(0)

积分
-17907
跳转到指定楼层
1#
发表于 2009-7-22 20:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,最近在学习《Cadence高速电路板设计与仿真(第2版)》,根据里面的例子学习,在生成netlist时,出现错误,提示有些元件的footprint missing,这些元件symbol是我自己画的,封装也画了,但不知道怎么link database,书里这些地方未作说明, Z9 ^) P& c: O+ e. o
; _) m( e9 J9 w. z
生成netlist整了好几天了,感觉这个地方比较费时间,还是说画图的时候规范些,生成netlist时就能轻松些?7 y' i& B$ X  k
请熟悉的朋友帮忙。。。谢谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

30

主题

1228

帖子

3488

积分

EDA365特邀版主

立地成佛

Rank: 6Rank: 6

积分
3488

最佳敬业奖

2#
发表于 2009-7-27 17:32 | 只看该作者
画图当然要规范操作,不然肯定要花更多时间修正。
( C1 a' u: ]. S9 V) k生成网表时要求每个元件都有对应的封装名称。就是在元件属性中的PCB Footprint中添加对应的封装名称,如果空着将会提示出错。所谓的连接只是单单的依靠名称对应进行的,没有什么复杂的过程。
6 E* ~& v2 I1 k5 _5 ]
( P: {) L1 V% {8 m5 W如果还有问题,请继续。
提刀而立,为之四顾,为之踌躇满志
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-9 03:39 , Processed in 0.057929 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表