找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2153|回复: 13
打印 上一主题 下一主题

[HyperLynx] Hyperlynx:使用上的一些问题?

[复制链接]

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
跳转到指定楼层
1#
发表于 2009-4-24 15:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 anjingcoward 于 2009-4-24 15:53 编辑
1 e$ f0 K. Y/ ~
! P4 j. b, s8 G最近在学习Hyperlynx软件,遇到一些可能很简单的问题,2 z" B- b) [! a/ {; }
可我弄不懂啊,希望路过的高人稍微指点下!具体见附件!FPGA设计网论坛 专业FPGA设计论坛" i$ s! @2 T6 s5 P- W. \% V+ _5 b! x; \
% ]$ P9 h2 x6 v: ^+ M2 j1 v: H+ c; T, R! w; O- j
谢谢!!!

Hyperlynx1.jpg (151.59 KB, 下载次数: 7)

Hyperlynx1.jpg

Hyperlynx2.jpg (149.56 KB, 下载次数: 7)

Hyperlynx2.jpg

Hyperlynx.jpg (63.41 KB, 下载次数: 5)

Hyperlynx.jpg

clip_image002.jpg (31.82 KB, 下载次数: 5)

clip_image002.jpg
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
2#
发表于 2009-4-24 23:14 | 只看该作者
图一:引脚名称
/ E- W8 A: K& C( u: V# @( W图二:频率可以自定义,参考datasheet,你提到的带宽什么意思?虚拟示波器不用考虑带宽5 ~+ p* N6 m: v/ k: W2 w! J
图三:没明白你的意思1 @3 m5 e+ Z3 s! @
图四:仔细看下英文,没有玩过protel,不懂
sagarmatha

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
3#
 楼主| 发表于 2009-4-25 09:12 | 只看该作者
TO forevercgh版主:4 x) x8 C( {* l; B9 u- L
图一:那个QB不是在Signal栏里面吗?' D+ Y0 I  c3 j$ }7 b
      对应最右侧的带有芯片Log标志的那一栏也是signal项被选择,不是pin啊?5 w* `. k9 ]8 i: J5 T
图二:U1不是代表IC吗?那每个芯片是不是都有个工作频率带宽呢?, h( A5 p0 }! @; C5 E9 V* c- ^
      我的问题就是:133M是基频激励吗?& l9 o3 g2 T8 d- }) d
      考虑到IC有相应的带宽,所以这块频率不是随便乱300、500等乱输入的吧?输入原则是什么?
3 b! X: _2 Z) _% O图三:Hyperlynx的Boardsim不是有两种分析方式吗,针对串扰而言,无论哪一种方式,
9 K1 b' N) o5 W( b/ c      我们在做仿真的  时候都要指定串扰阈值,比如都用40mV吧,' v5 Q; ]- M/ t$ [
      我的问题就是:当我用“快速分析”的时候,在Report中,很容易看到有哪条net是victim,
' T- d: x) q2 e                    哪条是 aggressor,也即是说串扰被软件检查出来了,, d/ B- X- [) }% N5 w9 `
                可是在“详细分析”的时候,被分析的net的Report中,无论阈值设定40mV
7 q( `' E; g( L                              或者更低,在Crosstalk那栏中,总是写着NA,这是怎么回事啊?! J  s5 V3 ^0 U, @; ]: |
                    好像串扰没被分析一样?
# L$ U9 _0 ^1 H9 a1 {图四:当把Protel做的PCB导入Hyperlynx时:+ G$ e& y& w0 ^* \9 y2 |# p
         弹出warning:说没有Plane layer,让在Stackup中设置一个Plane layer,那这个层随便设置吗?

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
4#
发表于 2009-4-25 21:08 | 只看该作者
图一:signal就是pin,你用datasheet对照ibis model就清楚了; G: A6 P, I, d' g) D1 m$ d; y
图二:U1就是实际IC的等效,你使用的IC支持什么样的频率就设置什么。如果133M是选型的IC支持的频率,那么你设置的133M就是基频。" g$ L- A( v6 {: q0 _
图三:NA没遇到过,maybe你的设置有问题! l2 y: F: B1 W" x- e! z6 R
图四:这个牵涉到层叠设计,你可以问下PCB工程师
sagarmatha

40

主题

435

帖子

1741

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1741
5#
发表于 2009-4-25 21:29 | 只看该作者
设置叠层是不是因为你导入的PCB和你HYPERLYNX中的层数不一样
在交流中成长
Mail:xhymsg@gmail.com

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
6#
 楼主| 发表于 2009-4-27 09:04 | 只看该作者
TO forevercgh :
6 H: L2 u# M1 ]3 t3 c. w% R图三:我按照教程DEMO.HYP来做的啊,在“详细分析”的时候,
6 p+ T# K, O4 ^, Y7 m; `   Crosstalk项就是写着NA的,forevercgh 版主可否简单运行下那个例子,看看Report呢?0 g: q/ B' h$ w. ~, ]1 m) E
TO xhymsg:
  e4 p9 c  u, u7 Z# T$ D4 P图四:你的意思是说,Hyperlynx默认的叠层数量和外导入的PCB层数不同所导致的吗?

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
7#
 楼主| 发表于 2009-4-27 09:19 | 只看该作者
请问楼上的二位:) _5 A! o( f$ ]$ I' c
    谁有将实际PCB导入Hyperlynx的教程?
0 t7 j# P; ?+ W# ]& ^    能共享下吗?

0

主题

19

帖子

-8970

积分

未知游客(0)

积分
-8970
8#
发表于 2009-4-27 09:31 | 只看该作者
叠层设置出问题是因为:你的电源层和地层定义错误,不应设置成NO PLANE,应该设置为CAME PLANE.你改下试试看,可以在HYPERLYNX  的STACKUP里进行设置,也可以在PCB里LAYER SETUP中进行设置。

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
9#
 楼主| 发表于 2009-4-27 09:56 | 只看该作者
TO dsy198677:
% w; T# ?# f, }# W, o: D    came plane是什么意思啊?8 O8 b) ~$ C' Q$ e3 s
    另外请见图:

Snap1.jpg (129.76 KB, 下载次数: 4)

Snap1.jpg

40

主题

435

帖子

1741

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1741
10#
发表于 2009-4-27 18:15 | 只看该作者
6# anjingcoward
! Z8 e1 V- J+ z0 J: x; A4 E/ a+ N惭愧,我也没有实际导入过,但是推测是这个原因,就是你PCB的实际层数和你的STACKUP中设置能否对应起来。
在交流中成长
Mail:xhymsg@gmail.com

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
11#
发表于 2009-4-27 20:26 | 只看该作者
cam plane就是平面层,通常设置为power或ground。* D0 V& Z% w# |  Z' b, d, [! ]" }
请楼主弄清楚几个问题,然后潜心研究SI
6 h, t* _( u$ Q& z: r2 G; @' ~1.什么是特征阻抗
: g5 H9 v- m8 @' x& E4 g/ ?9 D7 K3 R2.参考平面用途, G& X1 d' W7 i' M' E* r$ ^' D
3.PCB的层叠设置的原则和原因7 `& N) K- I. Z4 G3 @2 C
4.什么样的板级走线要考虑SI
sagarmatha

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
12#
 楼主| 发表于 2009-4-30 08:56 | 只看该作者
对于第一和第二个问题,还知道一点9 A5 P1 P: e* \, b
至于:
  q3 I& D" C: P- c! R% f3.PCB的层叠设置的原则和原因# r9 L4 x1 x# \# Y. H8 s
4.什么样的板级走线要考虑SI
6 i0 v" m$ I! S  h8 R9 Z2 C: `5 I请问:forevercgh 版主,我应该看那些资料呢?

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
13#
发表于 2009-4-30 09:07 | 只看该作者
本帖最后由 forevercgh 于 2009-4-30 09:09 编辑 % F" e% Y* x6 W* U; g" k. a
3 @& P9 N3 ^5 F. \: V6 O+ W' L7 e4 b- W
Howard Johnson, Martin Graham. 《High-Speed Digital Design》
6 G/ L$ Q& h+ U9 Q$ `) n, p国内也有中译本  《高速数字设计》
2 u! ?; W# _2 Q) U7 O& qE文比较nice的看原版的,翻译后的某些用词会让人很晦涩。
- t6 Z3 I  S! F! r! y+ P4 {, d: V; u& j$ T) f
PS:如果是要搞SI研究的,PCB layout的实际工程经验是必备基础条件。
sagarmatha

31

主题

117

帖子

-1万

积分

未知游客(0)

积分
-11921
14#
 楼主| 发表于 2009-4-30 15:33 | 只看该作者
谢谢版主的回复,我去找找资料!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 13:30 , Processed in 0.080606 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表