找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3763|回复: 17
打印 上一主题 下一主题

usb 信号在接口端并联两个电容(如图)是什么作用?

[复制链接]

10

主题

67

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
跳转到指定楼层
1#
发表于 2008-10-24 16:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
关于电容
: \2 ?2 i3 {' e0 }$ A, B# N! t1.据我了解,如果把电容放在电源pin附近,那么在电学上,它是滤波用的3 ]4 n: C( p6 {( `1 k* w
2.如果把它串接在电路上,就是通交流,隔直流用的。
8 c6 h) K& Z2 C& \9 O疑问是,如下图,把电容并联在高速的usb signal 上,在电学上是做什么用?
1 W5 x( _! E7 e6 s& D0 S+ }阻抗匹配吗?还是所谓的下拉,上拉……
: _' A5 C8 o1 n) ?: f" C我最关心的是,在实际的layout做placement时,应该选用下图中的哪个模式,
" h: Z: L& E$ Y% E. h  K6 _& c8 D* F* K% v. D) H  }
[ 本帖最后由 net_king 于 2008-10-28 12:52 编辑 ]

j4.JPG (125.41 KB, 下载次数: 9)

j4.JPG
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
2#
发表于 2008-10-24 18:24 | 只看该作者
我想还是与走线保持垂直 在同一层好吧
* j1 ^7 f0 M( l" _+ c" P) D加电容好像起到应该是滤波吧/ k# P8 {! J. e0 J* Y2 j
9 r  o/ k0 W& C% E% y6 G
不过貌似也没啥用处

0

主题

18

帖子

-1万

积分

未知游客(0)

积分
-12000
3#
发表于 2008-10-26 18:01 | 只看该作者
看看。。。

10

主题

67

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
4#
 楼主| 发表于 2008-10-27 09:43 | 只看该作者
很不幸,周五发的贴子。周一来看,直接就沉了。; K6 w: I/ o* x, e& P
再顶一下吧。* Y* x) M" N' A1 {$ T- g1 p) p
看看有没有更好的答案!

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
5#
发表于 2008-10-27 11:07 | 只看该作者
我认为是在输出之前滤除共模成分,所以个人认为还是第一种比较好;但是如果考虑到过孔带来的高频电容效应,就比较麻烦了。期待高手解答啊,帮你顶起来

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
6#
发表于 2008-10-27 12:41 | 只看该作者
你检查一下这个电容的耐压值,因该是2KV,可能是防止ESD的作用。

43

主题

139

帖子

1384

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1384
7#
发表于 2008-10-27 18:32 | 只看该作者
USB不是对容性负载比较敏感吗,这样接电容应该对对USB 信号质量有影响吧
Allen 该用户已被删除
8#
发表于 2008-10-27 21:39 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
9#
发表于 2008-10-28 10:05 | 只看该作者
不过这种设计比较少见,如果是共模电容通常是在电源处的,也就是Y电容; 通常如果不用专用的保护管的话,这个信号线应该是共模电感输出,所以你的原路图是否正确,请确认。

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
10#
发表于 2008-10-28 21:00 | 只看该作者
原帖由 liqiangln 于 2008-10-28 10:05 发表 ; S5 G# x2 n# O: s& V. x- f8 A; [
不过这种设计比较少见,如果是共模电容通常是在电源处的,也就是Y电容; 通常如果不用专用的保护管的话,这个信号线应该是共模电感输出,所以你的原路图是否正确,请确认。
" L- a) _; V3 m) ~8 r6 a
: N3 j, q2 l$ b! j. f
哈哈,不愧是liqiangln版主。2 X% p( S8 d# `; I5 G
Y电容貌似更多用在电源网络中,差分应用不是很理解。
2 F+ A: ^6 @' r1 b# ^# M莫不是放在终端减小ramp?0 G- v$ e& q% O. ^4 V5 V. S% v/ }
不解。。。
sagarmatha

10

主题

67

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
11#
 楼主| 发表于 2008-10-30 12:59 | 只看该作者

思路清晰多了

本人并不是EE科班出生。layout 三年……
' a; E( L1 p1 T' Z1 _% B不知以上各位大侠是否是电学高手。
' ]: B1 k% m7 z( ?2 B* M0 r# W当初看到这个部分,以为是自己自学的电学理论太粗浅,现在看来,也不完全是这样。除非以上各位都不是学EE的。1 ~" o  q8 T) [* R' Z! i0 L
从目前的讨论来来,不是ESD用,基本就是电路有的怪了……- F* u. j' b8 |
不过我们只做layout 外包,我们已经按上图的第一种方式做好。所以我们不会把这个结论往上游回溃,遗憾……

0

主题

4

帖子

-8973

积分

未知游客(0)

积分
-8973
12#
发表于 2008-12-12 00:02 | 只看该作者
就是滤波用的,对电气特性有些影响,不过多EMC有好处

评分

参与人数 1贡献 +5 收起 理由
Allen + 5 谢谢参与

查看全部评分

0

主题

9

帖子

-8984

积分

未知游客(0)

积分
-8984
13#
发表于 2008-12-12 16:51 | 只看该作者

检查和探测usb HIspeed 和Full speed 模式

可以看看usb协议

0

主题

13

帖子

-8960

积分

未知游客(0)

积分
-8960
14#
发表于 2008-12-13 11:40 | 只看该作者
限制电压

1

主题

60

帖子

135

积分

二级会员(20)

Rank: 2Rank: 2

积分
135
15#
发表于 2009-3-2 23:05 | 只看该作者
USB是外界设备的通道,很容易有ESD的问题,加电容,能滤波高频干扰,静电等;
' Q% }( c3 }- d! w不过加电容也会影响传输速度的,最好用其他办法。
dsh112
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 01:27 , Processed in 0.069388 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表