找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 895|回复: 0
打印 上一主题 下一主题

用ORCAD capture CIS建原理,DRC报错,希望大家帮帮忙

[复制链接]

2

主题

3

帖子

11

积分

二级会员(20)

Rank: 2Rank: 2

积分
11
跳转到指定楼层
1#
发表于 2011-11-26 15:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
小弟初学ORCAD,在建立好各个元器件,并连接好原理图后,在做DRC时,出现一个让我无法理解的错误。" F3 T) L: e2 L; s) T* V5 V" ?
具体报错如下:
$ n- P* I0 `* f" ^RROR [DRC0004]   ossible pin type conflict U2,vcca3 Power Connected to Output:  SCHEMATIC1, 9 AD Power  (167.64, 149.86)
4 p. X8 V1 {, TERROR [DRC0004]   ossible pin type conflict U2,vcca3 Power Connected to Output:  SCHEMATIC1, 9 AD Power  (167.64, 147.32)
3 p0 F6 z  I( jERROR [DRC0004]   ossible pin type conflict U2,vcca3 Power Connected to Output:  SCHEMATIC1, 9 AD Power  (167.64, 157.48)
* W9 B: Q+ ], S( U& b/ m   我开始以为是VCCA3引脚属性不是POWER,在库中发现pin属性为POWER。另外,类似VCCA5属性为POWER,但是就没有报错。为什么同是POWER属性,VCCA3就报错,而VCCA5就没有错呢?
5 J; ?6 A2 {" ^* J  p
& |, t+ g" i4 ~+ Z+ k9 T9 p求大侠,小弟百思不求解啊,谢谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-21 20:44 , Processed in 0.063039 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表