找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 14148|回复: 37
打印 上一主题 下一主题

[仿真讨论] DDR2中clock与dqs之间的时序关系

    [复制链接]

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
跳转到指定楼层
1#
发表于 2012-5-9 11:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们都知道,DDR2为源同步时钟的时序关系,其中dq/dm与dqs, address/command与clock,这两组的时序关系比较明朗,即前者为数据,后者为数据的触发信号,DDR2还有一组即dqs与clock的时序关系,这两者似乎只有在驱动端有联系,而在接收端没太大的联系,对于这一组的信号时序一直存在疑惑,望高手解疑,另欢迎大家讨论,重赏!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏8 支持!支持!1 反对!反对!

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
发表于 2015-2-2 19:21 | 只看该作者
yuxuan51 发表于 2012-5-9 13:204 S  T* ?) r/ l
你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...

: K9 O$ z( e7 {, j& D* q/ P- D/ @读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?

0

主题

24

帖子

205

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
205
推荐
发表于 2016-12-1 16:43 | 只看该作者
DQS可以根据CLK调节来更好的匹配DQ

0

主题

29

帖子

153

积分

二级会员(20)

Rank: 2Rank: 2

积分
153
推荐
发表于 2017-10-12 15:34 | 只看该作者
学习了,留下足迹,谢谢!

52

主题

3705

帖子

8293

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8293
2#
发表于 2012-5-9 12:51 | 只看该作者
个人观点:9 f  Y" A, K0 ?2 ^. F% H, k9 B" b
1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;. ~9 j. P; }5 L, U, R1 d; V+ t& j
2、clock在发出读或写操作后过一定时间后,才会触发DQS信号,因此clock与DQS没有很严格的时序关系;

点评

非常感谢您的支持, 另dqs信号也双向的  发表于 2012-5-9 13:15

评分

参与人数 1贡献 +7 收起 理由
icy88 + 7 感谢支持

查看全部评分

专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
3#
发表于 2012-5-9 13:03 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 13:04 编辑 7 K+ M& F+ }) h
dzkcool 发表于 2012-5-9 12:51 ; ?0 P( [- X7 b) j( ~# g  x
个人观点:
4 a, E/ E9 v3 q1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;
! H% J; @  ~$ _/ P2、clock在发出读或写操 ...

2 X/ s& T, ^3 Z/ y* m# ]/ K% _8 s% l9 e/ ?* ]! p- Y
源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4

查看全部评分

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2012-5-9 13:10 | 只看该作者
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个关系。是因为Memory controller可以调整DQS 与CLK的时序关系,所以只要布线不是很夸张,这个时序就不会出问题。

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4 感谢支持

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
5#
 楼主| 发表于 2012-5-9 13:13 | 只看该作者
本帖最后由 icy88 于 2012-5-9 13:18 编辑 $ m! O& e6 F- _2 D( [# k3 x$ Y

) b4 T8 u3 f* T5 ?4 zjedec上关于dqs与clock之间时序关系的定义有如下几个参数:0 F: E' H5 E  U. g9 M

: r2 c( V& Q- x/ Y# N6 H' L
) J7 _: h' U7 r2 ~8 B) }' _: Z7 l+ N5 k' A4 _

dqs_clk1.png (307.44 KB, 下载次数: 26)

dqs_clk1.png

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
6#
 楼主| 发表于 2012-5-9 13:16 | 只看该作者
yuxuan51 发表于 2012-5-9 13:03
% W  ^, t- X( g( y源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

, x; H5 f& r) s) ^8 @" g  o还请yuxuan51帮忙分析下dqs与clock的时序关系

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
7#
 楼主| 发表于 2012-5-9 13:17 | 只看该作者
yejialu 发表于 2012-5-9 13:10 ( N5 }( f$ ]* Q  o& q; ?) [
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...

( d! G( R$ E; ?3 f' d% X3 y* ^5 `您说得memory controller是DDR3中的功能吧?

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
8#
发表于 2012-5-9 13:20 | 只看该作者
yejialu 发表于 2012-5-9 13:10
1 C2 X1 M7 _  D$ Q9 S对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...

& q( ^8 r- j7 l% ?9 V你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证一样,所以有了个“write leveling”这个功能来保证时钟与DQS的时序,但是DDR1与DDR2貌似还没有这个功能,所以还是需要考虑DQS与CLK的关系

点评

读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?  详情 回复 发表于 2015-2-2 19:21

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
9#
发表于 2012-5-9 13:21 | 只看该作者
icy88大神啊,我还想听听你的高见呢

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
10#
发表于 2012-5-9 13:53 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20 . Z. ~" _# R4 p) Y+ ]
你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...

. p* ~9 `& K( V# {8 g) z是的,是DDR3 。DDR2 还是有DQS与CLK的等长的。

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
11#
发表于 2012-5-9 15:48 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 15:50 编辑
8 k/ Q, D% J! i6 j0 U+ O* s+ S& d+ t( v
没有人继续讨论了么。。。那我先说下我的看法吧) f3 ^2 N% b$ s0 {  l
7 t- d9 X- I2 c# R$ U, f
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说的读数据),DQS和CLK还是有一些指标的,下图
! j+ C% J/ d$ f& E; ]4 l1 _( Z$ F) {6 P9 o  x6 R3 [

" T" C7 o+ F: K: \; [7 n& v4 ]# }! B+ R- p7 |+ N/ y
+ h4 E/ ?9 r/ N1 {3 j& e, @
; W/ N3 C- Y( Y" R  O' ]" d0 O
这里的tDQSCK即DDR2输出DQS时相对于CLK的偏移的大小,它是个范围值,下图,在CLK沿的左边应该为最小值,即负值,在CLK沿右边为最大值,即为正值
) [2 n8 m- i( r3 X. k& B% p* L6 A" [6 }) U7 P5 d; k, w

# V% Z. C0 J" D( [  f
6 T/ Z0 Q& U' q* X% k( e. H( H
+ V6 @+ W7 d# @% y0 k1 F
$ M9 L. @4 M( m2 o& Q: r7 C还有两个参数为Read preamble和Read postamble,意思为读前准备状态和读后同步状态,两个都为低电平,将有效的DQS时段夹在中间,其中Read preamble大约持续一个周期左右,下图
" V$ u4 V$ C& U, U0 h
' t2 K" V% b; t( V! B$ N 1 w' |2 n& v. G
) y8 Y5 i) V& I; x- c' m% e

7 e# S; W/ r) B
( e9 z# X7 B4 f! b& u  }* O确实很少有资料提到DDR2输出数据时CLK与DQS的关系,从POWERPC系类的datasheet里也没有发现读DDR2时CLK与DQS的约束要求,个人觉得应该是控制器将接收到的DQS与CLK进行了相位调整,类似于调整DQ与DQS那样,当然仅限个人猜测,希望能看到大家更多的意见和看法

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
12#
 楼主| 发表于 2012-5-9 15:51 | 只看该作者
发篇大牛写的论文,网上找的,大家共同学习下6 \% o) Y% j5 q/ @! G
! ^8 G- @' A! c/ P5 h: k, h$ O& `9 ~
Channel_timing_error_analysis_for_DDR2_memory_systems.pdf (1.89 MB, 下载次数: 1811) / n; S& n$ _2 g+ `3 p( I

) l9 h& P. D, W# |% f4 p: e3 s里面有列出了ddr2种需计算的时序关系的公式
/ M  \7 w1 y0 ~0 |7 F1 r* z5 V$ ^
, a' e* ^8 z7 Z3 ]9 \: v  l: p
  i9 n' |9 R$ b4 n
& n4 N6 z/ K% m# EIEEE网站上卖13米呢,大家珍惜阿!

评分

参与人数 1贡献 +25 收起 理由
shark4685 + 25 专研精神,鼓励下!

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
13#
 楼主| 发表于 2012-5-9 16:35 | 只看该作者
yuxuan51 发表于 2012-5-9 15:48 " y# y- K2 W; h8 M3 K; v( ?
没有人继续讨论了么。。。那我先说下我的看法吧, W$ Z, C: M8 `+ i+ R5 |0 Z
: O9 |  D5 B+ h! @& H8 \1 @
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ...
: {# ]8 s( D, Y3 u. P! g
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,
. p% _8 S* z9 L; L( l) K  `' ?4 G& ]8 q8 ]9 ~3 e1 N
6 c+ U' O! |% w& e  X2 c8 m1 J9 _" k& x
8 k  h. ~  a* k/ o8 r
high speed里翻出来的源同步总线的结构图.
( f3 j9 V% [6 F8 ?1 P$ J5 G0 e
6 E# B% U) s- L1 i. ]) ^0 V' m- o# j  Y由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.3 Q: C/ l3 ?  v( ]
% _  m+ w* l6 r- O4 `7 M
不知理解是否正确,欢迎拍砖.

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
14#
发表于 2012-5-9 17:02 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 17:36 编辑
; P. N3 U6 {3 P2 E
icy88 发表于 2012-5-9 16:35 9 i' h5 M& T: y
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从 ...
4 M" U, j4 f- ^/ r
, k& j% _; F! \

8 d; Q5 t( O) I4 v; J) N% |两个观点:
( K% W& U9 r  p7 `$ G& y  t$ q: ]
- V% h" N9 S. H) S) L1.DQS虽然叫做DQ的时钟,但是它的表现形式和我们常见的时钟还是不一样的,常见的时钟形式是1010这样的重复码型,DQS不是,它只有在有进行DQ采样时才表现出1010这样的特性,所以它本质上来说还应该当做一个特殊的数据流来处理,需要时钟沿来触发采样,所以有了DQS和CLK这样的时序关系
, `7 |# F- @8 P3 Z  q0 J# H2 g( m0 [! B+ i$ w# m
2.DQS相对于CLOCK的延迟太长的话,则数据总线占用时间过长,如果紧接着有读/写操作的话,会出现总线冲突,所以需要时序关系来约束

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
15#
发表于 2012-5-9 17:55 | 只看该作者
如果DQS与CLK的时序不对,那么DQ信号和ADD之类的信号怎么匹配呢。 DDR怎么工作呢。 所以DQS与CLK的时序是必须的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-5 06:09 , Processed in 0.079846 second(s), 45 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表