|
yuxuan51 发表于 2012-5-9 15:48 " y# y- K2 W; h8 M3 K; v( ?
没有人继续讨论了么。。。那我先说下我的看法吧, W$ Z, C: M8 `+ i+ R5 |0 Z
: O9 | D5 B+ h! @& H8 \1 @
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ... : {# ]8 s( D, Y3 u. P! g
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,
. p% _8 S* z9 L; L( l) K `' ?4 G& ]8 q8 ]9 ~3 e1 N
6 c+ U' O! |% w& e X2 c8 m1 J9 _" k& x
8 k h. ~ a* k/ o8 r
high speed里翻出来的源同步总线的结构图.
( f3 j9 V% [6 F8 ?1 P$ J5 G0 e
6 E# B% U) s- L1 i. ]) ^0 V' m- o# j Y由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.3 Q: C/ l3 ? v( ]
% _ m+ w* l6 r- O4 `7 M
不知理解是否正确,欢迎拍砖. |
|