找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1608|回复: 19
打印 上一主题 下一主题

有没有办法去除ALLEGRO封装的DRC错误???

[复制链接]

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
跳转到指定楼层
1#
发表于 2013-5-2 21:35 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题,如果一个封装没有办法必免DRC错误,又不想让这个错误在画板时出现。有没有办法去除呢?我听说可以在做封装时加入一个什么属性,加了属性后的封装再导入到PCB板后这个错误不会显现。不知道是不是真有这样一个方法,反正我是一直没找到。特上来求正一下,有知道的上来分享一下吧。谢谢!!!别和我说做成异形焊盘来解决这个问题哦。因为这个不是好办法。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!

6

主题

288

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
推荐
发表于 2018-3-15 11:33 | 只看该作者
学习了,受益匪浅哦

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
2#
 楼主| 发表于 2013-5-2 21:36 | 只看该作者
:)

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
3#
 楼主| 发表于 2013-5-3 08:18 来自手机 | 只看该作者
有知道出来说说。

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
4#
 楼主| 发表于 2013-5-3 15:26 来自手机 | 只看该作者
木有人知道吗?

21

主题

815

帖子

5004

积分

五级会员(50)

Rank: 5

积分
5004
5#
发表于 2013-5-3 20:19 | 只看该作者
这个貌似没办法屏蔽。一定要弄的话,只能关闭ONLINE-DRC了

12

主题

413

帖子

1845

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1845
6#
发表于 2013-5-3 22:00 | 只看该作者
你应该是封装的Shape重合了吧,合并下就OK了

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
7#
发表于 2013-5-3 23:14 | 只看该作者
TOOLS ——DATABASE CHECK 选择update ALL DRC然后CHECK一次就达到目的了

24

主题

147

帖子

2151

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2151
8#
发表于 2013-5-6 08:31 | 只看该作者
DISPLAY里可以设置 :见下图

1.jpg (39.09 KB, 下载次数: 0)

1.jpg

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
9#
 楼主| 发表于 2013-5-6 22:09 | 只看该作者
rx_78gp02a 发表于 2013-5-3 23:14 + F0 T5 e1 w3 [# o9 }9 I. B
TOOLS ——DATABASE CHECK 选择update ALL DRC然后CHECK一次就达到目的了
0 v8 C; \. v" O2 N% n
这些办法我知道,我只是听人家说可以在做封装时就把这DRC解决掉,这样就无后顾之忧了。

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
10#
发表于 2013-5-6 22:26 | 只看该作者
NIWO99 发表于 2013-5-6 22:09 8 y6 {/ p0 u  O& U+ Y' D
这些办法我知道,我只是听人家说可以在做封装时就把这DRC解决掉,这样就无后顾之忧了。

4 P# Z$ B: N5 E* A, P% Z: h& D3 J没有太大意义,比如你做一个QFP的封装,焊盘中心间距0.5MM,边缘距离可能是小于8MIL,你可以在做封装的时候调用constraint manager然后设置最小间距小于8MIL让软件不报错,但是这个规则不能够传递到PCB中,你实际的间距规则任然是按照PCB为准。

18

主题

378

帖子

2846

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2846
11#
发表于 2013-5-10 15:59 | 只看该作者
贴图看看

43

主题

287

帖子

2629

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2629
12#
发表于 2013-5-22 15:43 | 只看该作者
我知道,你做封装时修改下规则(space)就可以了,比如说Pin to pin or pin to shape等,
. s$ T2 _0 I9 ]( c4 ^5 P( ]我遇到的大多数为pin to pin 。

38

主题

309

帖子

3230

积分

五级会员(50)

Rank: 5

积分
3230
13#
发表于 2013-5-22 16:32 | 只看该作者
不想报pin to pin 的space错误,可以设置元件的属性-nodrc_sym_same_pin

18

主题

378

帖子

2846

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2846
14#
发表于 2013-6-9 09:06 | 只看该作者
楼上正确

253

主题

866

帖子

1874

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1874
15#
 楼主| 发表于 2013-7-14 10:44 | 只看该作者
好久没上来,看到大家的回答,非常谢谢!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-9 03:12 , Processed in 0.102359 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表