找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4565|回复: 21
打印 上一主题 下一主题

请教时钟线上高频滤波电容和电阻的选择

  [复制链接]

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
跳转到指定楼层
1#
发表于 2008-7-20 19:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教时钟线上高频滤波电容的选择:我本人手头上现在有块板主CPU时钟是60M的,还有2个PHY的时钟是25M,PHY还有接受时钟和发送时钟(可以是2.5M,25M和125M的,分别对应的速度是10M/100M/1000M的网络传输),我们做IEMI测试发现是125M,250M,375M,500M,675M几个点超标,明显是125M出了问题,CPU用的60M有源晶体,2个PHY公用一个25M的有源晶体,请问高手我在这里主要时钟线上该怎么样匹配电阻和电容(原来只是始端串接22,我试过33,50,100,330的电阻但是效果不是很好),主要的时钟线有CPU-60M,PHY-25M,PHY0-TXC,PHY0-RXC,PHY1-TXC,PHY1-RXC,电容的计算公式是怎么样的呢?是f=1/2π*根号下LC的吗?电阻是要仿真得出的,有比较好的经验直吗?我是这样匹配的,时钟线两边有串接电阻,靠近晶体的电阻接电容,这样匹配合适吗?电阻电容直是怎么样的公式确定的呢?比如我想把125M的滤波掉,怎么样确定电容直呢,用哪个公式计算呢?还有电阻呢?请大家指教,谢谢!!!!!!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持!1 反对!反对!
The world is but a little place, after all.海内存知己,天涯若比邻。

20

主题

366

帖子

5690

积分

五级会员(50)

Rank: 5

积分
5690
2#
发表于 2008-7-21 10:12 | 只看该作者
你讲的好乱,贴图上来大家帮你分析吧。原理图的对应部分就可以了,方便就把PCB部分的也贴上来。

4

主题

49

帖子

-9870

积分

未知游客(0)

积分
-9870
3#
发表于 2008-7-21 13:34 | 只看该作者
匹配并不一定能解决EMI超标问题,建议你把PHY这部分的PCB上贴出来,可以帮你分析下.

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
4#
 楼主| 发表于 2008-7-21 13:43 | 只看该作者

谢谢斑竹的热心回帖,贴图如下

谢谢斑竹的热心回帖,贴图如下:- J. ~2 k! d* Y
- Z, V0 Y3 ]/ Y: V3 y  n# G3 D

9 A& P& W( T2 y; J/ m$ _1 [

CPU-CLK(60M).jpg (33.13 KB, 下载次数: 7)

CPU-CLK(60M).jpg
The world is but a little place, after all.海内存知己,天涯若比邻。

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
5#
 楼主| 发表于 2008-7-21 13:46 | 只看该作者

PHY的

2个PHY的发送和接受时钟, A5 b; M* j* _3 }8 K3 P+ K6 c' b

' k5 O$ o& n5 T9 o
5 h  R+ r  i% T2 ?/ c0 B# u2个PHY公共的主时钟25M
2 S( f" O; T0 g) A, l4 f5 y: \" _' f4 P" w) h$ h* N

( X* X8 c: Z( f+ H3 H4 K3 z& ]- O2 _

5 n  E* d! k2 l: N- T( Q2 W& l1 r; v/ e* y :你用的一驱动多网络,比较不合适,可以考虑用一个时钟buffer,这样设计不能保证芯片接收端的信号质量,你可以提供PHY20M接受端的时钟信号。
) U: t. t: B+ n! ?& |( r- h9 H- @5 g+ f. F7 b. V$ D
×××××××××××××××××25M的电源滤波×××××××××××××××××# B# {. h- G5 c% r
( a+ ?7 m( e2 w) d: ?3 D
增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。/ W+ l& h$ X1 g$ C( F. f
, y% r# ~: d3 Z9 M9 z; q
+ b/ q7 `# q2 _
3 l) [% R' R! [" P9 Y
**************************************************************************************
. X# s  l" v, q8 X& c+ k9 o5 H  N5 X: f! J
[ 本帖最后由 liqiangln 于 2008-7-22 09:15 编辑 ]

PHY0.jpg (87.8 KB, 下载次数: 0)

PHY0.jpg

phy-clk(25M).jpg (42.23 KB, 下载次数: 0)

phy-clk(25M).jpg
The world is but a little place, after all.海内存知己,天涯若比邻。

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
6#
 楼主| 发表于 2008-7-21 14:53 | 只看该作者

PCB上主要时钟线图片

* d, T0 F$ ~+ k4 s0 t0 {
2颗PHY,每个有主时钟,发送时钟,接受时钟,对应白色线:
6 f) C, f/ I! _1 v$ H; z5 B
) B* p  I/ E( x2 E& B( o: B$ i$ f0 o0 K9 p/ B
PHY的主时钟25M,可以是CPU提供,也可以是25M的晶体提供:5 C" x( S6 o3 x* ?7 g
3 i# x8 S1 Y  Q
CPU的主时钟60M的,串接的电阻是22的:

CPU-CLK(60M)串接的是22的电阻.jpg (67.2 KB, 下载次数: 0)

CPU-CLK(60M)串接的是22的电阻.jpg
The world is but a little place, after all.海内存知己,天涯若比邻。

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
7#
 楼主| 发表于 2008-7-21 15:04 | 只看该作者

还有个DDR的时钟每根的时钟是150M的

还有个DDR的时钟每根的时钟是150M的,串接的是22的电阻:
' @8 G; u% N# }' L- B
& _5 }5 H0 x- w* f# x/ j4 v- ~; lEMI测试的10M,100M,1000M结果如下:
+ y2 D' e) B  |- E* z7 p% R 1 B( C9 Z& `# t8 E% y3 [9 h

1 _# G7 {4 a7 h5 x  I1 k
, D. m0 _" s$ ^9 Z1 a ' z) X. z. ]9 F4 y
' D& H0 R+ \4 T4 n

6 j, f0 I7 S! r* j5 m请各位有空余时间的话 ,帮忙看下,分析下啊!!!!!谢谢!!!!!!
The world is but a little place, after all.海内存知己,天涯若比邻。

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
8#
发表于 2008-7-22 09:05 | 只看该作者

25M PHY时钟设计不是很好,可以考虑增加时钟buffer,现在的设计不能保证PHY端的信号质量,比如说上升沿的要求,可以提供测试波形!

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
9#
发表于 2008-7-22 09:12 | 只看该作者

过class A或者class B 的时钟,你让他们把25M包括进来,感觉你的25M就有问题。" X  u8 b1 ?$ \3 }3 w
  f$ _" H8 m4 P* g- z
你的25M时钟走线,在分叉处走的是直角,并且在分叉处没有端接电阻,要知道,如果走线一分叉,阻抗要不连续,引起的反射就较大:解决方法,你可以在PHY的25M接受端下拉RC端接。
5 `- b" D8 Y: w* a2 [
' m1 f" R3 h' a7 _6 ?9 u0 FCPU输出的25M时钟不要给PHY用,不能保证精度和jitter." D; |6 G) f, h3 j% [

  e' M% b& p; O! \你还是先从25M下手。(125M只是你25M生成的,一般不会出问题,如果出问题,只能说明你在网口处的接地不是很好(EMI不到位))

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
10#
发表于 2008-7-22 09:16 | 只看该作者
×××××××××××××××××25M的电源滤波×××××××××××××××××
& s) O/ x/ Y8 I5 e( a. F* q; o" L4 o3 N9 P5 q9 G1 w0 {  FEDA365论坛* o4 E' v; X3 l# t: w2 `2 N/ q6 B
7 e1 B+ ~, _* C5 M# KPCB论坛网站增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。. s0 s8 U:

45

主题

121

帖子

529

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
529
11#
 楼主| 发表于 2008-7-22 11:27 | 只看该作者

非常感谢楼上的高手的热心回帖!!!

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!:
- C4 A8 Z& v9 M$ i
  J  b; g5 d7 [4 @这里说的加100N的上接地电容吗?具体的计算公式是用哪个呢?,谢谢!!!!!# V7 @+ C+ m4 l/ ^! @9 J1 g( Y9 s
. s; V) x8 V, x4 ]6 h- K: g9 c/ Q
The world is but a little place, after all.海内存知己,天涯若比邻。

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
12#
发表于 2008-7-22 12:07 | 只看该作者

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!$ Q; c- s- e  R- X" |, w8 ]

4 P+ B# r; U5 q: buffer就是时钟驱动器的意思,可以是1驱动2路段意思
0 P, I3 C2 y) V( U6 w7 F$ X- x6 f$ p! p3 }4 `$ Q/ W. r
波形:你 要拿示波器测量PHY接受端的25M的信号质量,看看时候正常。

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
13#
发表于 2008-7-22 12:09 | 只看该作者
$ L$ q/ }' B3 [

1 B9 ^4 S* m  c: f* j. s6 a& ?" @这里说的加100N的上接地电容吗:我是说需要增加一些高频电容 100nf(或者10nf)的意思,计算公式 你可以在网上找到,但是经验值,可以考虑增加派形滤波,就是中间要串磁珠的设计,具体上网找。

4

主题

49

帖子

-9870

积分

未知游客(0)

积分
-9870
14#
发表于 2008-7-24 13:41 | 只看该作者
我的看法:
: H( l/ Q; ?* n, a1 N   25M时钟布线的确不是很好,串联电阻的位子放得也不好.
% l& s, @- a! E& ]- q  但我觉得这个不是引起这次EMI超标得主要原因.
, P5 f; d/ _& p% }6 p) U" p  正如楼主所说应该是千兆时钟线(125M)引起的.如果是25M导致,那么它的三阶和五阶应该都会有很明显的尖峰,但是没有.) G9 B( k/ _0 j
很遗憾的是: 千兆以太网的所有数据线都是点到点的连接,中间没有串阻.不然比较容易分析出.
3 i3 B5 _. L5 r! _不明白的是楼主为什么要那么绕线,CPU和PHY的距离这么近根本没有必要这么做.- s+ \6 }2 a9 |' h
时钟线和其它线的间距太近,根本没把它当时钟线来处理.1 d& O8 b" B6 B2 E* n% i% A
楼主把千兆以太网的所有线布在同一层,这点比较好,但是不知道这些线的参考平面怎么样?
5 h/ q" h+ _; W! ], s! ]5 V, k$ Z: b0 h/ `9 }
建议:
; [* D# D1 R: e( G( ?% g  `1.楼主测一下100M以太网时,有没有这个的EMI问题.我估计没有.
# Q) P' _$ ]& u  v4 N2.缩短走线,在数据线上加串阻,应该会有很大改善., y% ~. K, ~# U1 F$ ]
3.最好把这些线的参考平面的图也截出来看看.

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
15#
发表于 2008-7-24 22:50 | 只看该作者
正如楼主所说应该是千兆时钟线(125M)引起的.如果是25M导致,那么它的三阶和五阶应该都会有很明显的尖峰,但是没有:
9 {: f0 L# o* uclass A 和class B 的其实扫面频率是30M。不包括25M
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-25 15:39 , Processed in 0.069247 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表