找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
12
返回列表 发新帖
楼主: object
打印 上一主题 下一主题

电容在输入和输出的放置

[复制链接]

6

主题

39

帖子

114

积分

二级会员(20)

Rank: 2Rank: 2

积分
114
16#
发表于 2008-6-4 13:57 | 只看该作者
我认为都一样,实际操作中对这个问题不是很敏感

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
17#
发表于 2008-6-4 18:36 | 只看该作者
原帖由 allen 于 2008-6-3 21:41 发表
. q, I- ]$ N) |" e) l* G2 ~& s选电感不选磁珠是因为磁珠只能用于小电流场合,大电流容易发生磁饱和,其次磁珠的内阻也较电感大。磁珠通常用来吸收高频干扰信号,电感只能抑制有害高频信号,并不能像磁珠一样消耗能量,所以不能吸收高频有害信号。
多谢知道哈

2

主题

28

帖子

117

积分

二级会员(20)

Rank: 2Rank: 2

积分
117
18#
发表于 2008-6-9 14:30 | 只看该作者
我在应用中顺序是:
0 _7 Y& ^& h- f/ S1)板级输入端为三端电源滤波器(如NFE61***)+大电感(DO3316P-473)+钽电解电容(TPSD476)+陶瓷电容1uF) ;  r2 o) @4 s: ~
2)在电路模块端是磁珠+大电感+钽电解电容  
. {: H3 A' Q2 ^4 w% L" p/ R9 Y) I3)芯片输入端加小电容0.1uF或者0.01uF,敏感芯片电源额外串连磁珠。* C* B& B2 B  @( ~4 w3 j1 g: f! z7 J% P
请高手指点该做法的可行之处和需改进之处。本人理论薄弱无法给出依据。

2

主题

28

帖子

117

积分

二级会员(20)

Rank: 2Rank: 2

积分
117
19#
发表于 2008-6-9 14:43 | 只看该作者
原帖由 allen 于 2008-6-3 21:41 发表
) O) S2 ^6 K% v" c( B选电感不选磁珠是因为磁珠只能用于小电流场合,大电流容易发生磁饱和,其次磁珠的内阻也较电感大。磁珠通常用来吸收高频干扰信号,电感只能抑制有害高频信号,并不能像磁珠一样消耗能量,所以不能吸收高频有害信号。

2 v2 ~3 p( D* v) K磁珠的参数一般有如下几个:1)百兆阻抗;2)额定电流;3)直流电阻。如BLM18PG181,其封装为0603,电流1.5A,百兆阻抗为180欧姆。
. _# [+ E. T3 c) d$ K/ J) G/ k其应用场合可分为大电流和信号线2种:其中支持大电流能力的磁珠也可以支持到3A以上。功率电感一般与大电容结合滤除低频信号,而磁珠是滤除高频。本人认为2者应该结合使用。' H7 s' U* z; L4 @; Q
    不知对否,请指教。
4 m' d* w. ]: y8 w4 R# e
2 E7 p/ g: b1 u, D: [% T" |[ 本帖最后由 clockwork 于 2008-6-9 14:47 编辑 ]

评分

参与人数 1贡献 +10 收起 理由
Allen + 10 我很赞同

查看全部评分

86

主题

189

帖子

551

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
551
20#
发表于 2008-6-10 11:25 | 只看该作者
*模拟地和数字地单点接地* 只要是地,最终都要接到一起,然后入大地。如果不接在一起就是"浮地",存在压差,容易积累电荷,造成静电。地是参考0电位,所有电压都是参考地得出的,地的标准要一致,故各种地应短接在一起。人们认为大地能够吸收所有电荷,始终维持稳定,是最终的地参考点。虽然有些板子没有接大地,但发电厂是接大地的,板子上的电源最终还是会返回发电厂入地。如果把模拟地和数字地大面积直接相连,会导致互相干扰。不短接又不妥,理由如上有四种方法解决此问题: 1、 用磁珠连接; 2、 用电容连接; 3、 用电感连接; 4、 用0欧姆电阻连接。  磁珠的等效电路相当于带阻限波器,只对某个频点的噪声有显著抑制作用,使用时需要预先估计噪点频率,以便选用适当型号。对于频率不确定或无法预知的情况,磁珠不合。   电容隔直通交,造成浮地。  电感体积大,杂散参数多,不稳定。  0欧电阻相当于很窄的电流通路,能够有效地限制环路电流,使噪声得到抑制。电阻在所有频带上都有衰减作用(0欧电阻也有阻抗),这点比磁珠强 这个是我收集的资料
7 ?) V  f: b" V6 @5 Z4 I+ x" d 为什么不用0欧电阻列

评分

参与人数 1贡献 +5 收起 理由
Allen + 5 感谢分享

查看全部评分

34

主题

595

帖子

2095

积分

认证会员B类

Rank: 25

积分
2095
21#
发表于 2008-6-10 11:47 | 只看该作者
原帖由 clockwork 于 2008-6-9 14:30 发表 % S' f: m) {2 s, i6 y4 x' [
我在应用中顺序是:
7 O, j8 U* z4 r/ o5 n1)板级输入端为三端电源滤波器(如NFE61***)+大电感(DO3316P-473)+钽电解电容(TPSD476)+陶瓷电容1uF) ;
0 s* s7 W# I4 {3 ?3 G  h) V2)在电路模块端是磁珠+大电感+钽电解电容  
6 L8 I* ^( r/ B' r+ F& C$ @. j: m3)芯片输入端加小电容0.1uF或者 ...
4 Q; \' T: Y5 r) B
非常好的做法!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 15:39 , Processed in 0.058625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表