找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4|回复: 0
打印 上一主题 下一主题

[仿真] 【干货】高速高频电路为什么要做回波损耗分析?

[复制链接]

551

主题

1470

帖子

3万

积分

EDA365管理团队

Rank: 9Rank: 9Rank: 9Rank: 9Rank: 9

积分
39487
跳转到指定楼层
1#
发表于 2019-9-27 15:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
; |& L# Q4 M) v) q4 O" C- G
中午吃饭前看主任在搭建车载以太网的测量环境,就顺便聊了下车载以太网的测试的项目,与传统的以太网的测试有一些类似,但是又有一些不一样的点。本文不谈车载以太网的测试内容,主要来看一项在以太网测试中经常需要测试的项----回波损耗(Return loss)。7 P+ v. C* J8 ^% d
" m1 ^8 g' L  u) D1 |
* Y7 g; g7 p; j7 F, w: M

4 y  L4 F1 }8 ~5 S
回波损耗是由于传输链路中阻抗不连续产生反射的损耗。其表达式如下式所示:
/ }, e1 a/ ?  M0 J

$ ~( O" L' h8 v# E2 D0 z( _
Pi表示入射功率,Pr表示反射功率, RL表示Return Loss,用dB作为单位。回波损耗曲线在仿真软件或者测试仪器中可以表示如下图所示:
# i9 \( A9 V5 ^* H/ `( @% _

% b. o# Z4 r5 h& q7 c
5 m7 R0 Q& U6 Y% G: H7 [
9 c0 r: ^8 R+ f3 S' |: G
* J' x( k- a" K8 a- \) m
很多总线都对回波损耗有明确的要求,如下图所示为SFF-8431对高速传输链路通道的回波损耗的要求:
* l+ C9 z: R; r" F1 \
9 r' `1 z5 J$ h# J5 `
如下图所示为Thunderbolt对回波损耗的要求:
' u. Q4 j' m) c! y7 q

( W. D0 q1 l6 B# F

) P# n% |6 h- v% |  }  N

) H* t( G) D; n" R* E, l4 z

9 x2 u- p6 I2 ^, K* ^/ O' L
如何设计好电路,使回波损耗更加小一些呢?下面我们通过几个实验看看哪些因素对回波损耗有影响。
7 s9 z% W* p+ g  G4 J7 z
在电路设计中,一段均匀的传输线可以用如下图所示的电路(只有一段传输线TL1)表示:

4 g6 {+ Y2 R3 W: \
; C# L! X7 O% x4 }6 c6 `  R
回波损耗的结果如下图所示:
6 h- x0 H$ M  {- d

1 u8 V# L) j% z% e5 |! X. ~
9 x1 h$ ?5 M  B1 S$ [  Q
回波损耗的结果在30GHz的全频段内都低于-40dB。并不是每一个电路设计都会使均匀不变化的,比如下图所示:
% Y# y6 E9 m2 w) F* `- B1 Z- S

( o4 _- _$ m. T- T9 ]) W. B
这种电路经常出现在
有比较小的BGA区域,
由于
BGA区域
的pitch比较小,会导致在BGA区域的传输线变窄
(Neck
),不同的BGA
大小可能不相同,这样导致
neck线的长度也不一致。

& P) ?8 z4 F% g" p- u8 d. u
在ADS中
用如下图的电路图表示:
7 O& h* ~1 J# F8 X% i' Y0 B" ?+ C

$ @+ J; m6 l5 e# c
, d! {( [! T. b! n
回波损耗仿真的结果如下图所示:, A6 _: S% K9 y' j; A

  d$ `8 Z4 N$ y$ |, r% ~& j

/ T/ c* }& [; C1 t" ~. j; G8 g

* |+ I( d3 B* N
BGA区域的传输
线线宽
成了4mil,
线长
变的情况下,回波损耗由
-40dB以下变成了部分频段内达到了-10dB以上。
如果对中间传输线TL2的线宽扫描仿真,其仿真原理图如下图所示:
: M: I) t( y; @( p
$ R- }/ J7 |$ J2 q

! G: o# V7 M. u* T: V9 L

4 l9 g2 A6 ?) v9 Z3 i
4 ?: B. @( s1 `9 J
# Y- h2 U/ x. X2 E$ }5 L
仿真的结果与原始均匀的传输线仿真的结果对比如下图所示:3 v; j- n# [1 _8 l) X

6 v3 k! F( q2 D; P
9 @! _  G- N7 z8 x- X: t

) p, j! N+ `- I

+ U- @( P) H7 D. {

5 x2 n, p- T3 _% d  `
$ q( ~$ l' M0 `% E
显然,线宽一致性越好,回波损耗越小。7 p0 L  {8 x. I4 f3 F$ K& e; y
& h, z: g7 X8 F; V

! l+ P, O+ i* \: u& }6 y0 g- y* ]1 }

+ j! m' ?1 o2 p/ Q' b5 P7 i, r3 h
如果再考虑上过孔、连接器、线缆等,其链路会更加的复杂,如下图所示:( W$ `6 P) B7 E

( E6 _. j% G! P2 q
- g8 g& f8 [* P1 G$ K
* K, w2 t# ?6 `5 u* k
4 G9 ]( L: U4 u& c' A

7 \( A6 w+ w  |  G

2 ^; j  X( L1 F$ M! R
这时候,如果任何环节的阻抗设计不一致,都会导致回波损耗的变化。如下图所示添加了没有经过优化的过孔,其回波损耗结果:

: ]8 |0 D& `  r0 J1 F
- f9 Z. V+ O6 @) C& J
回波损耗变得更加的恶化。这也验证了在高速电路设计中,任何一个点的阻抗不连续都会造成回波损耗的变大,进而导致信号变差。
+ o) {1 `0 x& e# {: X/ E
' W8 j6 I) T$ y3 r4 `! h) L
" K& I7 Q2 V# R
还有很多实验在本文中不在列举。总之,只要使链路中每一个设计点的阻抗一致或者尽量一致,比如BGA区域线宽变化尽量避免或者减小,过孔和焊盘优化后再使用,连接器和线缆等尽量选择一致性好的,等等。

% z$ z% p. m) g3 [( S; v
8 x) c8 G! L- C+ N" z0 m- C% T! @2 n$ T4 P% n/ ?% F' c

9 w) y( }0 Y3 n% Z, u/ l7 ~
$ ^8 W# e; G4 G; r* r% r; \

, h# s* ~7 z8 A9 I
7 N8 r$ h9 @3 ?" Q8 k+ N- `

$ F( n) E7 c; w  W8 t
蒋修国   蒋修国   蒋修国
9 Q# J1 G' t+ j. B) m
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-19 16:18 , Processed in 0.056761 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表