找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3|回复: 0
打印 上一主题 下一主题

[射频] 如何设计并调试锁相环PLL

[复制链接]

551

主题

1470

帖子

3万

积分

EDA365管理团队

Rank: 9Rank: 9Rank: 9Rank: 9Rank: 9

积分
39487
跳转到指定楼层
1#
发表于 2019-9-27 15:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
简 介
* E" q! \- R& }5 x6 C6 a& k * `5 F; v" \# u- n
设计并调试锁相环(PLL)电路可能会很复杂,除非工程师深入了解PLL理论以及逻辑开发过程。本文介绍PLL设计的简易方法,并提供有效、符合逻辑的方法调试PLL问题。9 }1 S, K3 z" v0 |# x
1 @' e1 D! f3 B. F$ z
7 O& |% O. e0 ~1 f% s% P
0 R$ E0 \" b- J* ~

* r( W  x  A) T) a  \  E; z. d# |* V甚至在真实条件下通过ADIsimPLL仿真PLL电路时,结果也可能是不够的,除非真实参考以及压控振荡器(VCO)的模型文件已包含在内。如果未包含在内,则仿真器将使用理想参考和VCO进行仿真。若要求高仿真精度,则花在编辑VCO和基准电压源库文件上的时间将会是值得的。4 @. R3 P( b! t
: \; @& n; n8 @
PLL使用与放大器类似的负反馈控制系统,因此环路带宽和相位裕量的概念此处依然适用。通常,环路带宽应设为PFD频率的十分之一以下,且相位裕量的安全范围为45°至60°。此外,应当进行针对真实电路板的仿真和原型制作,以便确认电路符合PCB 布局对寄生元件、电阻容差和环路滤波器电容的规格要求。, o: a( w* {" j. G' H) v% U
; j" x; ?& k! W# @2 b
有些情况下,暂时没有合适的电阻和电容值,因此工程师必须确定是否能使用其他值。在ADIsimPLL的“工具”菜单中隐藏了一项小功能,为“BUILT”。该功能可将电阻和电容值转换为最接近的标准工程值,允许设计人员返回仿真界面,验证相位裕量和环路带宽的新数值。
0 h! C1 N6 A7 h! L2 n3 D! |1 _: ~+ Y/ u$ [; p
寄 存 器
; j* t' z6 s  [. T' ~
: i3 i4 ~1 v+ F+ _" G% Y1 [4 X$ dADI PLL提供很多用户可配置选项,具有灵活的设计环境,但也会产生如何确定存储在每个寄存器中数值的难题。一种方便的解决方案是使用评估软件设置寄存器值,甚至PCB 未连接仿真器时也能这么做。然后,设置文件可保存为.stp 文件,或下载至评估板中。图1显示ADIsimPLL仿真结果,提供诸如VCO内核电流等参数的建议寄存器值。: p( l! T- a- t3 {  d
5 Q/ p* _; R0 c& C0 A2 H4 s

6 B9 v( N8 v( L( W6 F/ f' [* _% h. y$ z

( L; e4 i. b4 _! D8 g ( z! ?6 ~  W! H
从热设计角度来看,可在PLL 芯片底下放置一个导热接地焊盘,确保热量流经焊盘,到达PCB和散热片。在极端环境下使用时,设计人员应计算PLL芯片和PCB的所有热参数。
1 `, ]" y1 a4 }3 g. v8 t3 U
  J4 \' c# @1 A2 S) b# d4 K有效利用MUXOUT
$ S* F1 U1 h. @2 Q5 _ 3 m. ?' H0 i+ w6 P2 w, R
在调试阶段开始时,若PLL不锁定,则很难确定应当从何处开始。第一步,可以使用MUXOUT查看是否所有内部功能单元都正常工作,如图2 所示。例如,MUXOUT能显示R计数器输出,指示参考输入信号良好,且寄存器内容成功写入。MUXOUT还能检查检测器的锁定状态,以及反馈环路中的N分频输出。通过这种方法,设计人员可确定每个分频器、增益或频率值是否正确。这是调试PLL 的基本过程。. V" ?3 {/ [* D
& |( Q, A* A  m  Z; g4 J0 _/ T

' T7 i# \) o( z' F' u2 R
1 d  o* G/ s4 ^8 Y0 u6 N; {频谱分析
% C- k1 N- z" U# i) I5 |; f# ?, r
' R+ H5 d; p7 R* g" c& B频域中的问题更常见、更复杂。如果使用频谱分析仪,则应当首先检查PLL输出是否锁定;如果波形具有稳定的频率峰值则表示锁定。如果未锁定,则应当遵循前文所述的步骤。
8 {" l2 u' S2 N5 }: o 2 i7 ~& ]2 ^. l+ |( }' I3 ^6 G
如果PLL已锁定,则收窄频谱分析仪带宽,以便确定相位噪声是否位于可接受范围内,并将测试结果与仿真结果对照确认。测量某些带宽条件下的相位噪声,如1kHz、10kHz和1MHz。
2 P# B. e# Y+ e # k' g! O  S( \0 S
若结果与预期不符,则应首先回顾环路滤波器设计,检查PCB板上元器件的真实值。然后,检查参考输入的相位噪声是否与仿真结果一致。PLL仿真相位噪声应与真实值接近,除非外部条件有所不同,或向寄存器写入了错误值。
% [( K2 Z$ N" l( N& a5 X% o
8 p6 ?/ D' G, F3 v电源噪声不可忽略,哪怕使用了低噪声LDO;因为DC-DC转换器和LDO都可能成为噪声源。LDO数据手册显示的噪声频谱密度通常会影响噪声敏感型器件,比如PLL(见图3)。为PLL选择低噪声电源,特别是需要为VCO的内核电流提供电源。
2 w, N: c) O1 p0 e
& V  V! K/ r' K% \
4 Z. q1 ]5 x% `/ X
/ v+ x& y& b, M" X通常PLL的输出端会有四种类型的杂散:PFD 或参考杂散、小数杂散、整数边界杂散以及外部来源杂散,如电源。所有PLL都至少有一种类型的杂散,虽然永远无法消除这些杂散,但某些情况下,在不同类型的杂散或频率之间进行取舍,可以改进整体性能。
# c) o* v$ N; G: h6 a 1 M) W6 B1 D  r% A2 ]2 q
若要避免参考杂散,请检查参考信号的上升沿。边沿过快或边沿幅度过大都会对频域造成严重的谐波现象。另外,仔细检查PCB 布局,避免输入和输出之间产生串扰。+ B. r8 h- k- K' M0 t! n
9 b; t( }, S- |
如需最大程度地减少小数杂散,可增加扰动,迫使小数杂散进入本底噪声中,但这样做会略为增加本底噪声。
" \5 F" i# R0 i
$ \* j5 _& Z6 |1 w' ^整数边界杂散不常见,且仅当输出频率过于接近参考频率的整数倍时才会发生,此时环路滤波器无法将其滤除。解决该问题的简便方法是重新调节参考频率方案。例如,若边界杂散发生在1100MHz处,且输出为1100.1MHz,参考输入为20 MHz,则使用100kHz 环路滤波器将参考频率改为30MHz即可消除该杂散。2 b/ f* ]. U: q* L/ u& I' Z
* t+ c5 ~, ]4 f5 R
结 论
9 l1 z& R4 Q- H1 f# y4 E% V! o2 {
9 w9 e3 ^' J2 ?; ^1 [, X0 ^调试PLL 要求对PLL具有深入的理解,并且如果在设计阶段格外仔细,就能避免很多问题。若问题发生在调试阶段,请遵循本文所述之建议,对问题逐一进行分析并逐步解决问题。, G. v1 x& \& _: P5 n; v! N
0 X6 o( y( @8 }: w8 O

$ B0 S; m: K- x( i; W2 v : |$ }7 L' B1 B
更多精彩请加入“中国射频微波微信第一群”, 先加徐老师微信号:15989459034,注明公司,射频领域及方向,通过验证后加入。(注:本群属纯技术研讨群,销售代理等非射频技术人员勿加)!?" H/ e# m2 u! w# y8 O
1. 本群2000人,成员涵盖了所有射频方向企业,高校,研究所。其中教授,总监,总经理,主任专家,海归,千人计划,长江学者,首席科学家,博士等400+人。6 {- x: x/ A9 O' K
2. 本微信群由“兴森科技-安捷伦射频高速实验室”射频负责人,《ADS2008/2011射频电路设计与仿真实例》《HFSS射频仿真设计实例大全》电子工业出版社,主编徐兴福建立。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-14 21:14 , Processed in 0.056702 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表