找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2|回复: 0
打印 上一主题 下一主题

[硬件] 21ic编辑推荐:关于接地层的概念

[复制链接]

551

主题

1470

帖子

3万

积分

EDA365管理团队

Rank: 9Rank: 9Rank: 9Rank: 9Rank: 9

积分
39487
跳转到指定楼层
1#
发表于 2019-9-27 15:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
接地层  C: O( q# \3 q. n/ G8 W
?
, T, l* k7 A$ V6 Y/ `+ B9 {  R: b$ x# D

& |* l0 o0 s' z1 V7 x: m$ \接地层的使用与上文讨论的星型接地系统相关。为了实施接地层,双面PCB(或多层PCB的一层)的一面由连续铜制造,而且用作地。其理论基础是大量金属具有可能最低的电阻。由于使用大型扁平导体,它也具有可能最低的电感。因而,它提供了最佳导电性能,包括最大程度地降低导电平面之间的杂散接地差异电压。0 I$ }" S* Y) \+ ~* o( H

3 R9 ^4 t3 f% p8 R% R+ b& F! b8 j7 L- x( e
请注意,接地层概念还可以延伸,包括 电压层。电压层提供类似于接地层的优势—极低阻抗的导体—但只用于一个(或多个)系统电源电压。因此,系统可能具有多个电压层以及接地层。) c: v, Q2 ?# Q) b$ ^0 P6 f; ?* z! J5 j
6 e9 `! k+ z/ |2 i: [/ c6 k

/ Z- S  D  H- [" W虽然接地层可以解决很多地阻抗问题,但它们并非灵丹妙药。即使是一片连续的铜箔,也会有残留电阻和电感;在特定情况下,这些就足以妨碍电路正常工作。设计人员应该注意不要在接地层注入很高电流,因为这样可能产生压降,从而干扰敏感电路。; P. k7 t$ e' K* A% g- l
0 q! V/ `* t& t# b2 G

8 R6 B! _6 s5 k: G/ L+ v保持低阻抗大面积接地层对目前所有模拟电路都很重要。接地层不仅用作去耦高频电流(源于快速数字逻辑)的低阻抗返回路径,还能将EMI/RFI辐射降至最低。由于接地层的屏蔽作用,电路受外部EMI/RFI的影响也会降低。
7 j) C3 _3 L, D8 N& H( k
$ X2 [' T. p1 W: \* b  U' M$ e% o- g7 c3 Y" v2 Q
接地层还允许使用传输线路技术(微带线或带状线)传输高速数字或模拟信号,此类技术需要可控阻抗。
! z$ z. j- ~; s/ ?0 s! e' G5 S& }1 h! a( ~9 ]/ L; L. A

8 J3 D& a0 B6 w: t5 e! F( t由于“总线(bus wire)”在大多数逻辑转换等效频率下具有阻抗,将其用作“地”完全不能接受。例如,#22标准导线具有约20 nH/in的电感。由逻辑信号产生的压摆率为10 mA/ns的瞬态电流,流经1英寸该导线时将形成200 mV的无用压降:
4 V$ L3 n9 l) d% i5 c4 I0 Z(1)
' x, t4 I  \; T$ j
$ Y; g- j9 m2 C! V. {图2显示数字返回电流调制模拟返回电流的情况(顶图)。接地返回导线电感和电阻由模拟和数字电路共享,这会造成相互影响,最终产生误差。一个可能的解决方案是让数字返回电流路径直接流向GND REF,如底图所示。这显示了“星型”或单点接地系统的基本概念。在包含多个高频返回路径的系统中很难实现真正的单点接地。因为各返回电流导线的物理长度将引入寄生电阻和电感,所以获得低阻抗高频接地就很困难。实际操作中,电流回路必须由大面积接地层组成,以便获取高频电流下的低阻抗。如果无低阻抗接地层,则几乎不可能避免上述共享阻抗,特别是在高频下。对于具有2 V峰峰值范围的信号,此压降会转化为大约200 mV或10%的误差(大约“3.5位精度”)。即使在全数字电路中,该误差也会大幅降低逻辑噪声裕量。
; O) d; l6 y' h
" b% I+ W5 S7 ]4 Y) a5 l" ~( x: {+ Q( \
所有集成电路接地引脚应直接焊接到低阻抗接地层,从而将串联电感和电阻降至最低。对于高速器件,不推荐使用传统IC插槽。即使是“小尺寸”插槽,额外电感和电容也可能引入无用的共享路径,从而破坏器件性能。如果插槽必须配合DIP封装使用,例如在制作原型时,个别“引脚插槽”或“笼式插座”是可以接受的。以上引脚插槽提供封盖和无封盖两种版本。由于使用弹簧加载金触点,确保了IC引脚具有良好的电气和机械连接。不过,反复插拔可能降低其性能。
" m4 l7 I! ?6 h1 T  H# L" Y: d
8 @. [. i$ e: i( z图2. 流入模拟返回路径的数字电流产生误差电压。4 u" p3 q% H0 O

7 ~. `/ Z+ ~% f' s: J5 H/ w
: I; J$ f' Z8 i应使用低电感、表面贴装陶瓷电容,将电源引脚直接去耦至接地层。如果必须使用通孔式陶瓷电容,则它们的引脚长度应该小于1 mm。陶瓷电容应尽量靠近IC电源引脚。噪声过滤还可能需要铁氧体磁珠。4 u; `4 p5 c, B7 Y7 i% d& P4 B
: w6 {1 i2 s% b- y# z# s

0 p7 L* U4 k7 a- g这样的话,可以说“地”越多越好吗?接地层能解决许多地阻抗问题,但并不能全部解决。即使是一片连续的铜箔,也会有残留电阻和电感;在特定情况下,这些就足以妨碍电路正常工作。图3说明了这个问题,并给出了解决方法。/ B$ v& Y0 M+ c; T
/ j5 a% E) M; d% k0 D! O0 |" ]  t
图3. 割裂接地层可以改变电流流向,从而提高精度。  j) j7 M; k$ H  ~
" B% f6 s6 ?# }9 z

0 y& \1 ^2 e, x8 \- e: S由于实际机械设计的原因,电源输入连接器在电路板的一端,而需要靠近散热器的电源输出部分则在另一端。电路板具有100 mm宽的接地层,还有电流为15 A的功率放大器。如果接地层厚0.038 mm,15 A的电流流过时会产生68 μV/mm的压降。对于任何共用该PCB且以地为参考的精密模拟电路,这种压降都会引起严重问题。可以割裂接地层,让大电流不流入精密电路区域,而迫使它环绕割裂位置流动。这样可以防止接地问题(在这种情况下确实存在),不过该电流流过的接地层部分中电压梯度会提高。: u+ D, g% X% ]* G1 b* Q
8 N. q0 H2 i4 O

6 K0 s3 l. ~: j. Y# i在多个接地层系统中,请务必避免覆盖接地层,特别是模拟层和数字层。该问题将导致从一个层(可能是数字地)到另一个层的容性耦合。要记住,电容是由两个导体(两个接地层)组成的,中间用绝缘体(PC板材料)隔离。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-6 12:09 , Processed in 0.054785 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表