学习了。 |
4楼解释的详细,主要是走线长度是如何计算的!! |
本帖最后由 Vincent.M 于 2013-6-14 09:17 编辑 + _2 X, a3 w- o- [ 从PA的封装pin到电容C104的pin1的pad间走线的electrical length=13.5° 。 eg. FR4 Er=4.23的board,2.4GHz 的signal其上波长为C/sqrt(Er)/f=3e8/sqrt(4.23)/2.4e9=0.06077m7 ?9 A' z: k8 O$ T. N 13.5°/360°*波长=91.16 mil 即50ohm走线长度为91.16mil左右。4 A2 q1 F# M- j6 [2 K. Q 因为ref des不知道你要应用于何种材质,何种stackup的board,所以W T S待定,不同Er 叠层下,50ohm的走线的线宽,CPWG的space(或者说gap)是不一样的。1 T: k( \* {/ i+ W2 ~3 Q LZ根据RF信号,规划的pcb,板厂给的Er等材质参数,实际算算就知道了。 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-2-23 22:26 , Processed in 0.059309 second(s), 38 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050