找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

AC97'BITCLK信号不够理想。。。

查看数: 882 | 评论数: 8 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2013-2-6 04:33

正文摘要:

, l$ u  c% r5 A0 g; r1 ^: l 实测AC97'bitclk信号波形如图所示,上升沿与下降沿以及1、0状态都感觉不够理想。。。/ w8 L! C; D  }& ~  B 如何才能从电路设计上或PCB设计上来改善 ...

回复

zgq800712 发表于 2013-2-9 19:06
这个我还觉得还可以,要不加串联电阻试试看。2 N+ z. o& y  g9 j; l8 Q2 Y7 r
应该就近选地和信号测量,不过这个也就12多M,应该没有多大影响。
aptx4689lx 发表于 2013-2-7 19:16
iaiping 发表于 2013-2-7 17:24 * J8 {/ |( ?, Q. Y" L# `0 t+ T
边沿还算可以,就是高低电平时振荡是不是有点厉害???

6 m/ b! Q2 F$ `8 [; V这个过冲真的,我觉得还可以,你只要保证:过冲的第一个向下的边沿的那个最低点,在协议判定高电平的最低值之上就行了。地弹也是同理。我没做过ac97,不过看图第一个点至少也有2.9v的样子。应该没啥问题。主要就是几点:1.两方主从器件的电源地是否好 2.你这个BCLK走线,完整的参考层是否?3原理图上,中间串多少欧的电阻要正确! 4实在还不行,可以在clk的末端对地并联一个电容。这个电容会变缓边沿速率,但是能减小过冲。
iaiping 发表于 2013-2-7 17:26
kully 发表于 2013-2-6 10:34 & S9 k9 \# [1 a$ F: y  g
波形阻尼振荡严重,边沿感觉不怎么陡。说明反射严重。可以加源匹配电阻试下。或者对地加小电容。
  r% q9 N# B/ a+ l/ j
一般时钟会做这种处理么,说实在的我看过的原理图中都没有像阁下说的这样处理啊。。。能否具体指点一下,为什么要这样做,能改善多少呢?
iaiping 发表于 2013-2-7 17:24
aptx4689lx 发表于 2013-2-6 17:58 7 r( Z) {" g5 R6 O: ?2 W
说句实话我觉得这信号还不错。。。

( E( v  Z2 ^% q5 u% z) R边沿还算可以,就是高低电平时振荡是不是有点厉害???
iaiping 发表于 2013-2-7 17:23
zlpkcnm 发表于 2013-2-6 10:16 1 b. G3 g9 b4 e& F+ a2 E
附上时钟out的原理图吧,不是每个人都有时间去查相应原件的。
% b- |& n8 o$ R: m  [看看PCB布线,会不会受到串扰,布线是否规范 ...
6 z0 `( v- A; f- k
原理图没办法弄出来,自己实在是不想重画,就是想问下,能不能从原理上(比如时钟信号是不是什么匹配下,或者做一下其它处理什么的),另外还有PCB布线是不是也需要有特别注意的地方呢。。。
aptx4689lx 发表于 2013-2-6 17:58
说句实话我觉得这信号还不错。。。
kully 发表于 2013-2-6 10:34
波形阻尼振荡严重,边沿感觉不怎么陡。说明反射严重。可以加源匹配电阻试下。或者对地加小电容。
zlpkcnm 发表于 2013-2-6 10:16
附上时钟out的原理图吧,不是每个人都有时间去查相应原件的。  e$ X2 X7 x/ o: l
看看PCB布线,会不会受到串扰,布线是否规范。看看原理图,datasheet,是否需要匹配电阻(阻值对不对)等等。
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-16 04:20 , Processed in 0.059312 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表