同意楼上的说法,正解 |
从DDR2开始,地址信号、控制信号、以及数据信号是以超过VIH(ac)min一直到低于VIH(dc)min为高,以低于VIL(ac)max直到高于VIL(dc)max为低.时序测量和仿真时需要注意1 p* z8 C* ~- W5 T. q |
上升沿或下降沿必须穿越IH(AC)或IL(AC),可能需要经过多次震荡后,必须在锁存之前稳定在IH(DC)以上或IL(DC)以下。 |
高电平高于IH(AC),回沟不能低于IH(DC),低电平同理. |
先进来看看 等等高手发言 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-14 11:40 , Processed in 0.060413 second(s), 36 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050